Skip to main content
Cette page est générée par traduction automatique. Voulez-vous afficher la version originale en anglais ?

Conception pour le test

Veloce DFT App

Que vous exécutiez un test structurel traditionnel, un autotest intégré à la mémoire (MBIST) ou une conception plus avancée pour les tests (DFT), des formats tels que la caractérisation paramétrique, la caractérisation des E/S et même un test fonctionnel, l'application Veloce DFT peut gérer tous les différents modes de test DFT exécutés sur des SoC de production


Contactez notre équipe des ventes au 1-800-547-3000

Testeur automatique IC fonctionnant dans un environnement de laboratoire.

Pourquoi utiliser l'application Veloce DFT ?

L'application Veloce Design-for-Test (DFT) propose une approche Shift vers la gauche pour concevoir pour la validation des modèles de test. L'application Veloce DFT est un flux de validation de modèle DFT optimisé pour l'émulation qui est plus rapide que la simulation logicielle traditionnelle. L'application DFT est compatible avec tous les types de modèles de test exécutés sur l'ATE (équipement de test automatisé). L'application Veloce DFT est entièrement compatible avec l'application Veloce Fault pour mesurer avec précision la couverture des défauts ou fournir une métrique de notation des défauts fonctionnelle. Il est utilisé conjointement avec l'application Veloce Power, le profilage de puissance et l'estimation du modèle pour garantir un programme de production extrêmement robuste.

  • Validez l'exactitude de tous les modèles avant de les expédier à la production
  • Langage d'interface de test standard (STIL)
  • Supporte tous les modèles qui s'exécutent sur le testeur ATE
  • L'application DFT est optimisée pour l'émulation
  • Tire parti de la bande passante de streaming co-model
  • Augmentez la couverture des pannes grâce à l'utilisation de l'application Veloce Fault
  • Profilage de puissance et estimation des modèles à l'aide de l'application Veloce Power
  • Réduisez la durée de la session

Attributs clés

Validation du modèle DFT

Le nombre de modèles de test qui doivent être exécutés pour valider complètement un SoC coûte du temps et de l'argent. Ces grands ensembles de modèles doivent être robustes et fonctionner pendant la première phase de fabrication, afin de ne pas compromettre le calendrier de production et de livraison. Grâce à l'application Veloce DFT et à une accélération basée sur l'émulation jusqu'à 10 000 fois plus rapide que la simulation logicielle, un processus de validation plus formel peut être mis en place pour atteindre des objectifs ciblés.

Un circuit intégré soumis à une évaluation microscopique.

Classement des défauts fonctionnels

Avec Veloce DFT, une analyse structurelle de la conception est exécutée pour éliminer les trous de couverture dans le programme de production. Une fois cet ensemble de défauts détecté et un stimulus créé, les applications Veloce DFT et Fault automatisent complètement le processus d'exécution du test et d'injection des défauts de manière itérative. La couverture de défauts résultante peut être fusionnée avec la base de données de couverture ATPG pour la couverture finale du programme de test.

Une personne qui note les défauts et les corrige.

Estimation et analyse de la puissance

Les méthodes de test DFT structurelles ajoutent une logique de test non fonctionnelle supplémentaire à la conception, dans laquelle les réseaux électriques et la disposition de la conception peuvent ne pas être optimisés pour cette logique supplémentaire, ce qui entraîne des événements de puissance, de température et de vitesse lors des tests qui peuvent réduire les rendements et avoir un impact sur les revenus du projet. L'application Veloce DFT et l'application Veloce Power peuvent donner un aperçu des événements liés à l'alimentation et fournir des estimations dès le début de la conception et de la planification.

Graphique de puissance pour la conception d'un SoC.

Ressources associées