Direkt zum Hauptinhalt
Diese Seite wird mit automatisierter Übersetzung angezeigt. Lieber auf Englisch ansehen?

Intuitives Debuggen

Veloce Visualizer App

Kontextsensitive, skalierbare, schnelle und intuitive Verifikationsplattform für alle funktionalen Verifikationsabläufe während des gesamten Designzyklus.


Kontaktieren Sie unser Vertriebsteam unter 1-800-547-3000

Zwei Ingenieure debuggen ein Softwaredesign.

Warum die Veloce Visualizer App?

Heute sind Designs komplexer, mit unterschiedlichen Komponenten und erforderlichen Analysen wie analog, digital, Strom, DFT, Sicherheit und Schutz. Um die Genauigkeit und Robustheit eines solchen Designs zu gewährleisten, müssen die Verifikationsingenieure das Debuggen sehr früh planen. Laut der Wilson-Forschungsstudie von 2022 verbringen Konstruktions- und Verifizierungsingenieure 46% der Projektzeit mit Debugging.

Visualizer ist die hochmoderne Debug-Plattform, die für die heutigen Herausforderungen der funktionalen Überprüfung geeignet ist. Mit der nahtlosen Zusammenführung aller fortschrittlichen Debugging-Funktionen und der Integration von UVM-Testbänken und Veloce-Emulation bietet Visualizer ein leistungsstarkes Debugging für Blocklevel-, IP- und Full-Chip-SoCs.

  • Einheitliche Debug-Plattform für alle hardwaregestützten Plattformen wie Veloce Strato, Veloce Primo, Veloce ProFPGA und Simulation
  • Sehr schnelle, hochkapazitive und skalierbare Architektur zur Unterstützung großer bis sehr großer Designs.
  • Eine Debug-Engine für alle Debug-Anforderungen RTL-Debug, GLE entwirft Debug, Testbench-Debug, UVM-Debug, SW-Debug, Assertion, Transaktionen, Leistungsanalyse und Funktionsabdeckung.
  • Der Funktionsreichtum, intuitive Fenster und ein reichhaltiges Farbset machen das Debuggen einfach, reduzieren die Debug-Zeit und verbessern die Produktivität.

Wesentliche Funktionen

Eine Lösung

Visualizer ist eine Debug-Plattform für alle Anforderungen an die Funktionsüberprüfung wie HDL, Testbench, Abdeckungsanalyse, Leistungsanalyse und Software-Debugging. Alles Nützliche befindet sich an einem Ort und in einer vertrauten Umgebung, was die Qualität und Produktivität der Überprüfung verbessert, ohne dass neues Lernen erforderlich ist.

Mehrere Ingenieure debuggen ein Computersystem.

Optimierte Ressourcennutzung

Da die Größe des Designs und die Menge der Debug-Daten zunehmen, ist es wichtig, die Ressourcenauslastung und die Benutzererfahrung zu berücksichtigen. Visualizer wurde so konzipiert, dass die verschiedenen in Visualizer bereitgestellten Methoden die verfügbaren Ressourcen nicht überbeanspruchen. Diese optimierte Ressourcenauslastung bedeutet, dass Maschinen mit beträchtlichen Mengen an RAM nicht erforderlich sind, um Visualizer zu verwenden.

Optimierter Computercode.

Kontextsensitiv

Visualizer versteht die Art der Daten, die verarbeitet werden. Zusätzlich zur Bereitstellung spezieller Fenster, die speziell für energieeffiziente Abläufe konzipiert sind, sind alle vorhandenen Fenster, wie Quellfenster, Schemafenster, Variablenfenster und Wellenformfenster, verfügbar, um Ihr Debugging zu verbessern.

Screenshot von Veloce Visualizer beim Debuggen eines Designs.

Verwandte Ressourcen