Přehled demonstrační platformy
Získejte přehled o návrhu SoC a seznamte se se systémovým prostředím použitým v ukázkových videích na této stránce.
Urychlete ladění, ověřování a optimalizaci komplexních vícejádrových SoC. Ladicí a softwaroví inženýři mohou využívat integrované nerušivé přístrojové vybavení, jako jsou monitory sběrnice, monitory sítě na čipu (NoC) a moduly ladění CPU. To jim umožňuje sledovat návrh, když operační software běží na systému. Přístroje umožňují úplnou viditelnost provozu na úrovni transakcí v autobusech s širokou škálou měření, analýz a shromažďování statistik. Všechny tyto nástroje jsou vysoce konfigurovatelné a zahrnují ovládací prvky a závislosti stylu „logického analyzátoru“, místní vyrovnávací paměť a křížové spouštění. Přístup k přístrojům je dostupný prostřednictvím standardních rozhraní, jako jsou JTAG, USB2 nebo USB3.
Poslechněte si, jak Peter Claydon, prezident společnosti Picocom, spolu s Gajinderem Panesarem ze Siemens vysvětlují, jak Tessent Embedded Analytics poskytuje nerušivé monitorování a přehledy používané k optimalizaci SoC sítě malých buněk společnosti Picocom 5G.

Software poskytuje velkou část funkčnosti širokého spektra zařízení a systémů. Kvalita softwaru - a způsob, jakým software interaguje s hardwarem, který běží - je prvořadá.

Získejte aktuální informace o hlavních trendech ovlivňujících technologický průmysl. Dozvíte se, jak může Tessent Embedded Analytics pomoci optimalizovat výkon SoC a proměnit složitost v konkurenční výhodu.

Získejte přehled o návrhu SoC a seznamte se se systémovým prostředím použitým v ukázkových videích na této stránce.
Zobrazte tuto ukázku detekce transakcí, ke kterým dochází v zadaném rozsahu paměti.
Zjistěte, jak se monitor sběrnice používá k určení průměrné doby transakce sběrnice ke spuštění zachycení trasy sběrnice.
Podívejte se, jak je monitor sběrnice nakonfigurován tak, aby spouštěl další moduly Tessent Embedded Analytics v případě časového limitu.
Podívejte se, jak se dva monitory sběrnice používají k počítání celkového počtu transakcí zapsaných do cíle.

Zjistěte více o našem testovacím prostředí IP ověření UVM. Obsahuje sekvenční knihovny a integrační testy, které pomáhají provádět ověření na úrovni systému Tessent IP nasazené v SoC.