Panoramica della piattaforma dimostrativa
Faccia una panoramica del design del SoC e acquisisca familiarità con l'ambiente di sistema utilizzato nei video dimostrativi di questa pagina.
Accelera il debug, la convalida e l'ottimizzazione di SoC multicore complessi. Gli ingegneri di debug e software possono sfruttare strumentazione integrata non intrusiva come monitor bus, monitor Network on Chip (NoC) e moduli di debug CPU. Ciò consente loro di osservare il design quando il software operativo viene eseguito sul sistema. Gli strumenti consentono una visibilità completa del traffico a livello di transazione sugli autobus con un'ampia gamma di misurazioni, analisi e raccolta di statistiche. Questi strumenti sono tutti altamente configurabili e includono controlli e dipendenze in stile «analizzatore logico», buffering locale e attivazione incrociata. Si accede alla strumentazione tramite interfacce standard come JTAG, USB2 o USB3.
Ascolti Peter Claydon, presidente di Picocom, insieme a Gajinder Panesar di Siemens, spiegare come Tessent Embedded Analytics fornisca monitoraggio e approfondimenti non intrusivi utilizzati per ottimizzare i SoC per reti a piccole celle 5G di Picocom.

Software fornisce gran parte delle funzionalità di un ampio spettro di dispositivi e sistemi. La qualità del software, e il modo in cui il software interagisce con l'hardware in esecuzione, sono fondamentali.

Si aggiorni sulle principali tendenze che riguardano i settori tecnologici. Scoprirà come Tessent Embedded Analytics può aiutare a ottimizzare le prestazioni del SoC, trasformando la complessità in un vantaggio competitivo.

Faccia una panoramica del design del SoC e acquisisca familiarità con l'ambiente di sistema utilizzato nei video dimostrativi di questa pagina.
Guarda questa dimostrazione del rilevamento delle transazioni che avvengono all'interno di un intervallo di memoria specificato.
Scopri come viene utilizzato un bus monitor per determinare il tempo medio di una transazione di bus per attivare l'acquisizione della traccia del bus.
Guarda come è configurato un bus monitor per attivare altri moduli Tessent Embedded Analytics in caso di timeout.
Guarda come vengono utilizzati due Bus Monitor per contare il numero totale di transazioni scritte verso una destinazione.

Scopri il nostro ambiente di test IP con verifica UVM. Contiene librerie di sequenze e test di integrazione per aiutare a effettuare la verifica a livello di sistema dell'IP Tessent distribuito all'interno di un SoC.