Skip to main content
Questa pagina viene visualizzata utilizzando la traduzione automatica. Visualizzare la versione in inglese?

Debug intuitivo

App Veloce Visualizer

Piattaforma di verifica contestuale, scalabile, veloce e intuitiva per tutti i flussi di verifica funzionale durante l'intero ciclo di progettazione.


Si metta in contatto con il nostro team di vendita 1-800-547-3000

Due ingegneri che eseguono il debug di un progetto software.

Perché l'App Veloce Visualizer?

Oggi, i progetti sono più complessi, con vari componenti e analisi richieste come analogiche, digitali, di alimentazione, DFT, sicurezza e protezione. Garantire la fedeltà e la robustezza di un simile progetto richiede che gli ingegneri di verifica pianifichino il debug molto presto. Secondo lo studio di ricerca Wilson del 2022, gli ingegneri di progettazione e verifica dedicano il 46% del tempo del progetto al debug.

Visualizer è la piattaforma di debug all'avanguardia adatta alle odierne sfide di verifica funzionale. Con la perfetta fusione di tutte le funzionalità di debug avanzate e l'integrazione dei banchi di test UVM e dell'emulazione Veloce, Visualizer offre un debug ad alte prestazioni per SoC a livello di blocco, IP e a chip completo.

  • Piattaforma di debug unificata per tutte le piattaforme assistite da hardware come Veloce Strato, Veloce Primo, Veloce proFPGA e simulazione
  • Architettura molto veloce, ad alta capacità e scalabile per supportare progetti di grandi e grandi dimensioni.
  • Un motore di debug per tutte le esigenze di debug RTL, debug dei design GLE, debug testbench, debug UVM, debug SW, asserzione, transazioni, analisi della potenza e copertura funzionale.
  • La ricchezza di funzionalità, le finestre intuitive e un ricco set di colori semplificano il debug, riducono i tempi di debug e migliorano la produttività.

Caratteristiche principali

Una soluzione

Visualizer è una piattaforma di debug per tutte le esigenze di verifica funzionale come HDL, testbench, analisi della copertura, analisi della potenza e debug del software. Tutto ciò che è utile è in un unico posto e in un ambiente familiare, che migliora la qualità e la produttività delle verifiche senza la necessità di nuovi apprendimenti.

Diversi ingegneri che eseguono il debug di un sistema informatico.

Uso ottimizzato delle risorse

Con l'aumentare delle dimensioni di progettazione e della quantità di dati di debug, è importante considerare l'utilizzo delle risorse e l'esperienza utente. Visualizer è stato progettato per garantire che le diverse metodologie fornite con Visualizer non consumino eccessivamente le risorse disponibili. Questo utilizzo ottimizzato delle risorse significa che non sono necessarie macchine con notevoli quantità di RAM per utilizzare Visualizer.

Codice informatico ottimizzato.

Consapevole del contesto

Visualizer comprende il tipo di dati che vengono elaborati. Oltre a fornire finestre specializzate specifiche per i flussi con riconoscimento dell'alimentazione, sono disponibili tutte le finestre esistenti, come la finestra sorgente, la finestra schematica, la finestra variabile e la finestra della forma d'onda per migliorare il debug.

Screenshot di Veloce Visualizer che esegue il debug di un progetto.

Risorse correlate