Perinteiset todentamismenetelmät ovat osoittautuneet riittämättömiksi ratkaisemaan kriittisiä luotettavuushaasteita nykypäivän yhä monimutkaisemmissa integroiduissa piireissä (IC). Moderni IC-suunnittelu vaatii ennakoivaa lähestymistapaa todentamiseen, joka korostaa varhaisen vaiheen analyysiä. Shift-left -menetelmä mahdollistaa mahdollisten suunnitteluriskien varhaisemman tunnistamisen, vastaamalla monimutkaisiin haasteisiin, jotka liittyvät IP-lohkojen integrointiin, piirin suunnittelun hienovaraisiin muunnelmiin ja perinteisten simulointi- ja sähköisten sääntöjen tarkistustyökalujen (ERC) rajoituksiin.
Insight Analyzer -työkalu tarjoaa läpimurron suunnittelun todentamisessa havaitsemalla vaikeasti löydettävät vuotoongelmat eri tehoalueilla, suorittamalla varhaisen suunnitteluanalyysin ilman täydellistä simulointia ja samalla täyttämällä tarkistusaukot staattisen tarkistuksen ja kattavan järjestelmäsimulaation välillä. Ottamalla tämän lähestymistavan suunnittelutiimit voivat tunnistaa mahdolliset suunnittelun tehottomuudet aikaisemmin, mikä vähentää uudelleenkäsittelyä, parantaa piirin luotettavuutta ja parantaa tehoprofiilia.


