Los métodos de verificación tradicionales están resultando inadecuados para abordar los principales desafíos de fiabilidad en los cada vez más complejos diseños de circuitos integrados (IC) actuales. El diseño moderno de los circuitos integrados requiere un enfoque proactivo de la verificación que haga hincapié en el análisis inicial. La metodología shift-left permite identificar antes los posibles riesgos de diseño y abordar los complejos desafíos de la integración de bloques IP, las sutiles variaciones en el diseño de los circuitos y las limitaciones de las herramientas tradicionales de simulación y comprobación de reglas eléctricas (ERC).
La herramienta Insight Analyzer ofrece un gran avance en la verificación del diseño al detectar problemas de fugas difíciles de encontrar en los dominios de la energía, realizar análisis de diseño tempranos sin simulación completa y, al mismo tiempo, cerrar las brechas de verificación entre la comprobación estática y la simulación completa del sistema. Al adoptar este enfoque, los equipos de diseño pueden identificar las posibles ineficiencias de diseño con mayor antelación, lo que reduce las repeticiones, mejora la fiabilidad de los circuitos y mejora el perfil energético.


