Konzipiert, um den Herausforderungen der DFT-Validierung gerecht zu werden
Effiziente Handhabung von Netzlisten- oder Registerübertragungsebenen (RTL) auf einem Full-Chip-System-on-Chip (SoC) für Designgrößen von bis zu 40 B-Gates.
Ganz gleich, ob Sie einen herkömmlichen Strukturtest, einen integrierten Speicherselbsttest (MBIST) oder ein fortgeschritteneres Design for Test (DFT), Formate wie Parametric, I/O-Charakterisierung und sogar Funktionstest ausführen, die Veloce DFT App kann alle verschiedenen DFT-Testmodi verarbeiten, die auf Produktions-SoCs ausgeführt werden
Kontaktieren Sie unser Vertriebsteam unter 1-800-547-3000

Die Veloce Design-for-Test (DFT) App bietet einen Shift-Left-Ansatz für das Design zur Validierung von Testmustern. Die Veloce DFT App ist ein emulationsoptimierter DFT-Mustervalidierungsablauf, der schneller ist als herkömmliche Softwaresimulation. Die DFT-App ist mit allen verschiedenen Arten von Testmustern kompatibel, die auf dem ATE (automatisierten Testgerät) ausgeführt werden. Die Veloce DFT App ist voll kompatibel mit der Veloce Fault App, um die Fehlerabdeckung genau zu messen oder eine funktionale Fehlerbewertungsmetrik bereitzustellen. Es wird in Verbindung mit der Veloce Power App, der Leistungsprofilierung und der Schätzung des Musters verwendet, um ein äußerst robustes Produktionsprogramm zu gewährleisten.
Effiziente Handhabung von Netzlisten- oder Registerübertragungsebenen (RTL) auf einem Full-Chip-System-on-Chip (SoC) für Designgrößen von bis zu 40 B-Gates.
Veloce DFT übertrifft herkömmliche Simulationen um Größenordnungen. In einigen Fällen bis zu 16.000 mal die Leistung
Die Veloce DFT App unterstützt das branchenweite STIL-Dateiformat (Standard Test Interface Language)
Die Anzahl der Testmuster, die ausgeführt werden müssen, um ein SoC vollständig zu validieren, kostet Zeit und Geld. Diese großen Mustersätze müssen robust sein und beim ersten Silizium funktionieren, damit sie den Produktionsplan nicht gefährden. Mit der Veloce DFT App und der emulationsbasierten Beschleunigung, die mehr als 10.000 Mal schneller ist als die Softwaresimulation, kann ein formellerer Validierungsprozess eingerichtet werden, um angestrebte Ziele zu erreichen.

Mit Veloce DFT wird eine Strukturanalyse des Entwurfs durchgeführt, um Deckungslücken im Produktionsprogramm ausfindig zu machen. Sobald dieser Satz von Fehlern gefunden und ein Stimulus erzeugt wurde, automatisieren die Veloce DFT- und Fault-Apps den Prozess der Testausführung und der iterativen Injektion der Fehler vollständig. Die daraus resultierende Fehlerabdeckung kann mit der ATPG-Abdeckungsdatenbank zusammengeführt werden, um das endgültige Testprogramm abzudecken.

Strukturelle DFT-Testmethoden fügen dem Design zusätzliche Logik hinzu, die nur für Tests gedacht ist, bei denen Stromnetze und das Layout des Designs möglicherweise nicht für diese zusätzliche Logik optimiert sind, was zu Leistungs-, Temperatur- und Geschwindigkeitsereignissen bei Tests führt, die die Erträge verringern und sich auf den Projektumsatz auswirken können. Die Veloce DFT App kann zusammen mit der Veloce Power App schon früh in der Planung und Planung einen Einblick in Leistungsereignisse und Schätzungen geben.
