HyperLynx Schematic Analysis eliminuje potřebu ručního přezkoumání schémat a zvyšuje celkovou efektivitu pracovního postupu tím, že poskytuje automatické kontroly schémat paralelně se snímáním návrhu. Tím, že aplikace HyperLynx Schematic Analysis přijme „správný postup poprvé“, snižuje náklady na vývoj, testování a záruku, čímž eliminuje 50-70% návrhových opakování způsobených schematickými chybami a špatnými postupy návrhu.
HyperLynx Schematic Analysis umožňuje úplnou kontrolu všech sítí na schématu pomocí rozsáhlé knihovny inteligentních komponent modelu. Schematická analýza šetří návrhářským týmům stovky hodin vizuální kontroly a laboratorního ladění analýzou každé sítě v rámci schématu zapojení. Tato analýza se provede rychle před milníkem zmrazení schématu, takže rozvržení může začít s nejvyšší jistotou úspěchu prvního průchodu.
HyperLynx Schematic Analysis se nespoléhá na knihovnu symbolů, jako by to udělala nativní kontrola schémat; místo toho bere číslo dílu výrobce každé součásti přímo z vaší kusovnice a odkazuje na knihovnu vytvořenou z datových listů dodavatele, aby zjistila problémy, jako jsou selhání kondenzátoru, nesprávné symboly; chybějící vytahování atd. Schematická analýza identifikuje tyto problémy bez nutnosti časově náročného manuálního úsilí. Koncový výstup je kompaktní grafické znázornění kritických, defektních a výstražných situací, ze kterých můžete křížit sondu přímo do schématu a vyřešit ji za běhu.
Schematická analýza se provádí paralelně se zachycením návrhu, přičemž chyby jsou zvýrazněny přímo ve schématu zapojení. Lze jej také provést na elektronických designech poté, co byly uvedeny na trh, aby se zlepšila kvalita elektronického designu, zvýšil se výnos a snížila návratnost produktu.
Kontroly klíčových pravidel
- Kompletní rozšířené ověření sítě (prostřednictvím sériových rezistorů, spínačů, AC spojky)
- Kompletní ověření rozhraní pro více desek a propojovacích desek
- Kontroly kompatibility IO pro maximální, minimální a logické prahové hodnoty
- Chyby adresy a datové sběrnice (MSB na LSB, zdroj sběrnice atd.)
- Ověřuje externí pasivní požadavky
- Identifikace nespojených povinných kolíků
- Ověření připojení napájení/zemní roviny
- Kontroly diferenciální konektivity
- Ověření připojení IO sítě (chybějící ovladač/přijímač)
- Testy kompatibility funkce pinů (resetování, výměna I2C atd.)
- Neshoda symbolů (k datovému listu)
- Deratační kondenzátory, rezistory a diody
... A mnoho dalších


