Skip to main content
K zobrazení této stránky byl použit automatický překlad. Chcete ji raději zobrazit v angličtině?

Návrh FPGA

Je váš návrhový tok FPGA připraven na novou třídu návrhů zaměřených na nejnovější komplexní FPGA? Bojujete s bodovými nástroji, které nefungují společně? Dokážete splnit své cíle QoR v požadovaném rozpočtu? Mohou vaše týmy PCB a FPGA spolupracovat na dosažení celkových systémových omezení?

Kompletní návrhový tok FPGA společnosti Siemens EDA

Konstrukční řešení FPGA společnosti Siemens EDA poskytují integrovanou platformu FPGA pro zadávání, syntézu, ověřování, kontrolu ekvivalence a návrh PCB, která urychluje návrhy FPGA od vytvoření po desku, splňuje cíle QoR návrhu a požadavky systémových omezení.

Vývojový diagram ilustrující proces toku návrhu FPGA Siemens.
Trendy a technologie

Nová třída návrhů a metodik FPGA

FPGA se stále častěji používají v rychle se vyvíjejících tržních segmentech (jako je 5G, ML a AI) a konstrukcích kritických pro bezpečnost a vysokou spolehlivost. Tato třída návrhů vyžaduje použití novějších metodik, jako je zmírnění HLS nebo SEE. Kromě toho představuje výzvu pro ladění a ověření těchto velkých návrhů.

Bezpečný a spolehlivý FPGA design

U konstrukcí kritických pro bezpečnost poskytuje Precision Hi-Rel mechanismy ochrany proti selhání (detekce, maskování, zmírnění), které snižují pravděpodobnost výskytu a šíření měkkých chyb v důsledku záření, vibrací nebo jiných podmínek prostředí.

Zrychlete návrh C++/SystemC na FPGA

Úzká integrace a lepší aritmetický odhad operátora mezi nástrojem Catapult a Precision FPGA Synthesis jsou zásadní pro dosažení optimálního QoR a rychlejší doby uzavření návrhu pro návrhy C++/SystemC.

Je simulace na úrovni brány příliš pomalá?

Integrace mezi nástrojem FormalPro a Precision FPGA Synthesis zajišťuje řádově rychlejší ověření syntetizovaného netlistu na úrovni brány proti zlatým návrhům RTL s komplexními DSP a RAM.