透過與設計擷取並行提供自動化線路圖檢閱,HyperLynx 線路圖分析可消除手動線路圖檢閱的需求,並提高整體工作流程效率。通過採用「正確的第一次」設計流程,HyperLynx Schematic Analysis 降低了開發、測試和保固成本,從而消除了由於線路圖錯誤和不良的設計實踐引起的 50-70% 的設計回轉。
HyperLynx 線路圖分析可使用廣泛的智慧型模型元件庫,對線路圖上的所有網路進行完整檢測。線路圖分析可在線路圖中分析每個網路,讓設計團隊節省數百小時的視覺檢查和實驗室除錯時間。此分析會在線路圖凍結里程碑之前迅速執行,因此配置可能會以第一次通過成功的最高信心開始。
HyperLynx Schematic Analysis 不像原生線路圖檢查器那樣依賴符號庫,而是直接從您的材料表中取得每個元件的製造商零件編號,並參考從廠商資料表建立的程式庫,以查找電容器降低失敗、不正確的符號、缺少提拉等問題。線路圖分析無需花費時間的手動工作即可識別這些問題。終端輸出是一種緊湊的圖形表示關鍵情況、缺陷和警告情況,您可以從中直接將探針交叉到示意圖中,以便立即解決。
線路圖分析與設計擷取並行執行,錯誤會直接在線路圖中亮顯。它也可以在電子設計上市後執行,以提高電子設計的質量,提高產量並降低產品回報。
關鍵規則檢查
- 完整延伸網絡驗證(通過串聯電阻,開關,交流耦合)
- 完整的多板和背板介面驗證
- IO 相容性檢查最大值、最小值和邏輯閾值
- 地址和數據匯流排錯誤(MSB 到 LSB,匯流排來源等)
- 驗證外部被動需求
- 未連接的強制引腳識別
- 電源/地平面連接測試
- 差異連線檢查
- IO 網路連線驗證(缺少驅動程式/接收器)
- 引腳功能兼容性測試(重置,I2C 交換等)
- 符號不匹配 (與資料表)
- 降壓電容器、電阻和二極體
... 還有更多


