Skip to main content
此頁面使用自動翻譯顯示。 是否要改為用英語檢視?

設計規則檢查

HyperLynx Design Rule Check

HyperLynx DRC 用快速自動化的設計規則檢查取代傳統的視覺化版面後檢查,可快速準確地識別潛在的問題,產生詳細的項目清單以供互動審查。DRC 自動運行,不會疲倦,也不會犯錯。

HyperLynx DRC 的促銷圖像,其中包含各種組件的電路板和一個工作的人。

超 Lynx 剛果民主共和國概述

HyperLynx DRC 可以通過模擬快速找到難度、耗時且昂貴的問題,包括信號跟踪穿越防護板和平面分割、信號返回路徑問題以及符合電氣安全要求。HyperLynx DRC 獨特的 3D 幾何引擎允許它快速檢查複雜的物理和電氣設計問題,從而無需使用專門的信號完整性專家即可解決這些問題。使用 HyperLynx DRC 快速「解除」許多潛在問題,意味著執行詳細的建模和模擬時,將花費時間和精力。

快速準確的設計評論

手動設計審查最大程度較低的效率-我們將設計發送給同時處理許多其他項目的人進行審查,安排會議日期,並希望人們在仔細審查後出現有用的反饋。但是說實話,這真的發生多久?視覺化檢視佈局很無聊,容易出錯,而生活充滿了更多即時的壓力。HyperLynx DRC 用即時執行的快速、徹底的自動電氣規則檢查取代這些手動程序,因此您不必等待數天或數週才能獲得反饋。它可以準確和定量地檢查設計,提供了有關設計要求的準確反饋,配置違反的位置以及多少。DRC 會產生潛在設計問題的詳細清單,每個問題都可以選擇,將配置視圖縮放到有關的位置並突出顯示問題。

Graphical error reporting

全面的內置規則庫

DRC 提供超過 90 種以網域為基礎的可參數化規則,可檢查潛在的類比、EMI、封裝佈局、電源完整性、信號完整性以及符合規性的電氣安全問題。許多規則都是多功能的,因此可以識別更多的設計問題集合。為特定設計設置分析只涉及識別要檢查的信號或區域,以及應用哪些規則。

comprehensive built-in library

可自定義和自動化

一旦發現潛在問題、審核並發現需要更改佈局,就需要快速簡潔地傳達該變更給其他人。HyperLynx DRC 建立分享清單,透過平移和縮放顯示器來自動驅動 PCB 工具來顯示有關區域。這樣可以清楚地傳達問題,並加速更改佈局以解決問題清單的過程。

drive changes to PCB layout

驅動 PCB 佈局的變更

除了 DRC 的內置規則庫之外,用戶還可以利用內置的設計對象和自動化功能集在 Python 中開發自定義檢查規則。DRC 快速、全面的 3D 結構分析引擎可讓您建立規則,以檢查複雜的專有設計需求,並使用與 DRC 提供的規則相同的分析流程、報告和交叉探測機制來檢查複雜的專有設計需求,並報告違規。DRC 也可以外部自動化,因此一旦您擁有想要使用的規則和參數,就可以驅動 DRC 執行批量檢查設計,進一步縮短設計審查時間並提高效率。

The image shows a customizable and automatable dashboard with various data visualizations and metrics.

漸進式驗證

配置後驗證是一場與時間的競爭,即使在配置後的設計驗證完成之前,即使在配置後的設計驗證完成之前,就是要釋放設計進行原型製造的壓力。傳統、全面的配置後建模和模擬需要花費時間和專業知識,而且昂貴。

HyperLynx DRC 是西門子獨特的「漸進驗證」方法的第一階段,可讓設計師盡快找到設計中的潛在問題,盡可能少的時間和精力。DRC 可以在幾分鐘內找到問題,如果找到它們,可能需要數天才能找到這些問題。當設計中存在可以快速找到的簡單問題時,投入時間、精力和金錢執行複雜的模擬,沒有意義。首先使用 DRC 執行設計審核可讓使用者在移至更複雜的驗證程序之前尋找並解決這些問題。

HLDRC Progressive Verification

Resources