隨著集成電路 (IC) 設計的複雜性越來越大,傳統的設計規則檢查 (DRC) 方法難以跟上現代需求。傳統的 DRC 工作流程最初針對更簡單的自定義佈局量身定制,使用迭代的「通過校正構建」方法。然而,隨著自動化、先進的 IC 工具和多層設計階層成為標準,依靠連續的 DRC 方法通常會導致執行時間長,並且資源使用效率低。
西門子 Calibre 平台提供創新的實體驗證解決方案,包括採用主動「左移」方法的 Calibre NMDRC Recon。通過在設計過程的早期移轉驗證任務,此 IC 工具可大幅縮短除錯時間,促進不完整的數據處理,並加速導向磁帶輸出的路徑。本文探討左轉移方法的優勢,並展示客戶如何利用 Calibre NMDRC Recon 來實現更快的 DRC 週期、全面的設計規則檢查覆蓋範圍,以及最佳化的運算硬體,以提高實體驗證效率。







