Skip to main content
此页面采用自动翻译显示。 改为用英语查看?

概述

电路设计

模拟混合信号设计流程,提供设计捕获、仿真设置、启动和结果分析验证。<br/><br/>

GF 网络研讨会宣传图片

电路设计资源

主要特征

Custom IC Design 采集

S-Edit 在处理最复杂的 IC 设计时提高了工作效率。创建原理图后,可以设置、启动所需的 Analog Mixed 仿真运行并分析结果。然后,可以使用原理图驱动的布局来驱动布局过程。

处理您最复杂的全定制设计

  • 在 OpenAccess
  • 每个单元有多个视图以支持模拟混合信号设计,包括:SPICE、示意图、Verilog、Verilog-A、布局、Verilog-AMS、VHDL 和 VHDL-AMS 视图
  • 通过 SDL 和 ECO 加快从原理图到布局的过程
  • 由 30 多家铸造厂的 180 多个 PDK 提供支持
  • 完全可编写脚本并可使用 Tcl/TK 命令语言进行扩展
面带卷发的微笑女人穿着粉色背景的蓝色毛衣

功能齐全的原理图捕获环境

  • 高级阵列和总线支持
  • 支持继承连接
  • 比较两个原理图并直观地显示差异
  • 在原理图、布局和Calibre LVS报告之间进行交叉探索,突出显示网络/设备
  • 可配置原理图电气规则检查 (ERC)
  • 与版本控制工具集成
  • 在 Linux 和 Windows 上均可用
带有仿真链接的 S-Edit

仿真设置、启动和结果查看

  • 快速查看所有仿真运行的通过/失败仿真状态
  • 将设备的 DC OP 仿真结果和 AC 小信号参数直接反向注释到原理图中
  • 可以为不同的仿真分析集或仿真器定义多个测试平台
  • 轻松设置扫描、角球、蒙特卡罗和其他分析
  • 跟踪和汇总项目的所有仿真测量结果
跟踪仿真结果

准备好今天和某人说话了吗?

我们随时准备回答你的问题。

联系我们的销售团队 1-800-547-3000