企业原型设计平台
Veloce Primo CS
使用不断增长的软件来验证当今复杂的SoC设计,需要一类新的硬件辅助验证平台。一款高度可扩展、基于 FPGA 的企业原型设计系统,将快速、一致的仿真过渡与显著的运行时性能提升相结合。
联系我们的销售团队 1-800-547-3000

主要特征
可扩展的容量和高性能
Veloce Primo 基于 CS 刀片的架构为运行从小型 IP 到数十亿门 SoC 设计的任何工作负载提供了灵活性。通用的编译和运行时软件可确保快速启动设计。采用 AMD 的 VP1902 Versal FPGA, Veloce Primo CS 将运行时性能提高了 5 倍或更多。
快速可靠的设计启动
Veloce Primo CS 与共享相同的编译软件 Veloce Strato CS。这不仅可以提供平台之间的完全一致性,还可以使设计从仿真快速迁移到原型设计,通常需要几天而不是几个月。 Veloce Primo CS 还与之共享运行时软件 Veloce Strato CS,因此用户可以在两个平台上保持相同的环境中,从而提高可用性和生产力。

待执行的性能 Software 轻松处理工作负载
Veloce Primo CS 运行相同设计的速度通常比运行快大约 5 倍 Veloce Strato CS,支持完整操作系统启动并在更短的时间内完成工作负载。这使其成为早期软件验证和硬件/软件集成的理想平台。由于其创新的硬件架构,这种高性能可以随容量扩展,无论设计多大,您总能看到性能提升。

能够处理各种设计,无论大小
Veloce Primo CS 采用基于刀片的架构,提供灵活性和可扩展性,可组装与刀片相匹配的系统 Veloce Strato CS +40B 大门的容量。单 FPGA 粒度和多用户功能允许异构工作负载高效运行且不会损失容量。每个 Veloce Primo CS 刀片最多可容纳 8 个并发用户,也就是说,每整塔最多可容纳 128 个用户。
