Skip to main content
此页面采用自动翻译显示。 改为用英语查看?

用于数字 IC 设计的 Place-and-Route Softw

如何在竞争激烈的运行时获得卓越的结果质量?在高级流程节点上实现设计所面临的挑战需要一种新的布局和布线模式。

趋势与技术

数字化实施面临的挑战

管理设计复杂性、性能/功耗/面积目标和上市时间是现代 SoC 设计中的关键挑战。设计规则的复杂性和会议时机使设计完成比以往任何时候都更具挑战性,并要求在布局和路线上进行模式转变。

实现关闭刚果民主共和国

广泛使用多图案技术、EUV 光刻技术和混合高度单元使布局和布线变得复杂。需要对布局和路线技术进行根本性变革,才能有效实现刚果民主共和国的封锁。

提供有竞争力的PPA

市场需要功耗最低、性能最高的集成电路。突破性优化技术可以最大限度地减少功耗,同时实现时机和面积目标并控制开发成本。

缩短关闭时间

随着导线/通孔电阻的增加,准确的布线后时序估计比以往任何时候都更加困难。通过在流程的早期提高详细路线可见性,避免迭代、改进 PPA 并缩短关闭时间。

地点和路线正在颠覆数字 IC 的设计

PowerFirst 实施技术

降低功率敏感型应用的总功耗

以细节路径为中心的综合

实现快速设计收尾并解决高级节点高线/通孔电阻率挑战

由领先的铸造厂认证

通过 4 nm 获得领先代工厂的认证,并快速提高 3 nm 认证

软件

Aprisa 简介:一款布局和布线软件解决方案

Aprisa布局和布线平台是以细节路线为中心的解决方案,可应对现代数字集成电路实施的挑战。

Aprisa 布局和布线工具架构的图片