
Aprisa AI
Aprisa内置的人工智能技术扩展了西门子工业级人工智能的领先地位。Aprisa AI 通过 Gen AI Assist 提高了设计团队的工作效率,并自动化了数字化实施流程。
Aprisa 数字实现是一种 RTL-to-GDS 解决方案,为顶级分层设计和区块级实现提供完整的综合和布局布线功能。无论是用于 STA 时序还是 DRC,其流片输出质量与签核工具的关联性可减少设计收尾并确保最佳性能、功耗和面积 (PPA)。
Aprisa 提供完整的 RTL 到 GDS 支持,包括具有物理感知的 RTL 合成。其以细节路径为中心的架构具有统一的分层数据模型和共享的基础引擎,再加上内置的人工智能技术,可实现更快、更可预测的PPA结算,并快速提高生产力。
Aprisa为顶级分层设计和复杂数字设计的块级实现提供完整功能。其以细节路径为中心的架构、统一的分层数据模型和共享的基础引擎可实现快速设计收尾和最佳结果质量 (QoR)。
Aprisa 的以详细路由为中心的架构和统一的分层数据模型支持物理感知 RTL 合成、布局优化、CTS 优化和详细路由之间进行高效、频繁的通信,从而提高结果质量、减少迭代次数和加快设计融合。
层次结构内优化 (iHO) 在顶层和区块层同时执行时序关闭,无需重新编制时间预算或设计扁平化。这使得最大限度地减少 ECO 迭代次数成为可能,从而将计时关闭工作从几周减少到几天。

Aprisa AI 使用用于设计探索的 ML/RL 技术、用于工具知识和命令执行辅助的生成式 AI 以及用于密集型设计任务的 AI 将设计人员的工作效率提高了 10 倍。它的智能调优算法汇聚在最佳实施策略上,同时计算资源的使用效率提高了3倍,设计PPA提高了10%,并缩短了项目的流片时间。

Aprisa 提供开箱即用的最佳PPA。这可以帮助物理设计师减少 RTL 到 GDS 流程中每一步的工作量,缩短上市时间。
在整个 RTL 到 GDS 流程中,Aprisa 在关键网络上保留详细的路由信息,从而减少了设计迭代次数并加快了设计收尾速度。
Aprisa AI 通过将人工智能无缝集成到流程的核心,重新定义了 RTL 到 GDS 的数字化实施。自动设计探索、内置自然语言界面和 AI 代理功能,以提高生产力。
Aprisa与业界标准签核工具的关联无需额外的保护频段,减少了ECO迭代次数,从而缩短了签核关闭时间,从而更快地实现了设计PPA。
Aprisa中的PowerFirst模式使设计人员能够先实现最佳功耗,然后以最佳性能进行聚合。该技术可在不牺牲性能的情况下为以功率为中心的设计提供更强的功率。
无论物理设计人员希望实现高度复杂的设计还是在最短的时间内实现流片化,Aprisa大多开箱即用,为任何给定的数字集成电路设计项目提供最重要的PPA和设计指标。

如有问题或评论,请联系我们。我们是来帮忙的!