ภาพรวม
การออกแบบวงจร
การออกแบบสัญญาณผสมแบบอะนาล็อกที่ให้การจับภาพการออกแบบ การตั้งค่าการจำลอง การเปิดตัว และการตรวจสอบการวิเคราะห์ผลลัพธ์<br/><br/>

คุณสมบัติที่สำคัญ
การจับภาพCustom IC Design
S-Edit เพิ่มผลผลิตในขณะที่จัดการการออกแบบ IC ที่ซับซ้อนที่สุดเมื่อสร้างแผนผังแล้ว จะสามารถตั้งค่า เปิดตัว และวิเคราะห์ผลลัพธ์ที่ต้องการแบบจำลองแบบอะนาล็อกจากนั้นเค้าโครงแบบขับเคลื่อนด้วยแผนผังสามารถใช้เพื่อขับเคลื่อนกระบวนการเค้าโครงได้
จัดการกับการออกแบบที่กำหนดเองที่ซับซ้อนที่สุดของคุณ
- เนทีฟบน OpenAccess
- มุมมองหลายมุมมองต่อเซลล์เพื่อรองรับการออกแบบสัญญาณผสมแบบอะนาล็อก รวมถึง: มุมมอง SPICE, แผนผัง, Verilog, Verilog-A, เค้าโครง, Verilog-AMS, VHDL และ VHDL-AMS
- ความเร็วแผนผังไปยังกระบวนการเค้าโครงผ่าน SDL และ ECO
- รองรับโดย PDK กว่า 180 แห่งจากโรงหล่อกว่า 30 แห่ง
- สามารถสคริปต์ได้อย่างสมบูรณ์และขยายได้โดยใช้ภาษาคำสั่ง TCL/tk

สภาพแวดล้อมการจับแผนผังที่มีคุณสมบัติครบถ้วน
- รองรับอาร์เรย์และบัสขั้นสูง
- รองรับการเชื่อมต่อที่สืบทอด
- เปรียบเทียบแผนผังสองแบบและแสดงความแตกต่างด้วยสายตา
- ข้ามโพรบระหว่างแผนผังเค้าโครงร่างและรายงาน Calibre LVS พร้อมการเน็ต/อุปกรณ์
- การตรวจสอบกฎไฟฟ้าแบบแผนผังที่กำหนดค่าได้ (ERC)
- บูรณาการกับเครื่องมือควบคุมการแก้ไข
- มีให้บริการทั้งบน Linux และ Windows

การตั้งค่าการจำลองการเปิดตัวและการดูผลลัพธ์
- ดูสถานะการจำลองผ่าน/ล้มเหลวของรันการจำลองทั้งหมดได้อย่างรวดเร็ว
- ย้อนกลับคำอธิบายประกอบผลการจำลอง DC OP และพารามิเตอร์สัญญาณ AC ขนาดเล็กสำหรับอุปกรณ์ไปยังแผนผังโดยตรง
- สามารถกำหนดเบนช์ทดสอบได้หลายชุดสำหรับชุดการวิเคราะห์จำลองหรือเครื่องจำลองที่แตกต่างกัน
- ตั้งค่าการกวาด มุมมอนติคาร์โล และการวิเคราะห์อื่นๆ ได้อย่างง่ายดาย
- ติดตามและรวบรวมการวัดการจำลองทั้งหมดสำหรับโครงการ

พร้อมที่จะพูดคุยกับใครบางคนวันนี้แล้วหรือยัง?
เรากำลังพร้อมตอบคำถามของคุณ
ติดต่อกับทีมขายของเรา 1-800-547-3000