Skip to main content
This page is displayed using automated translation. View in English instead?

Provera pravila dizajna

HyperLynx Design Rule Check

HyperLynx DRC zamenjuje tradicionalnu, vizuelnu inspekciju nakon rasporeda brzom, automatizovanom proverom pravila dizajna koja brzo i tačno identifikuje potencijalne probleme, stvarajući detaljnu listu stavki za interaktivni pregled. DRC radi automatski, ne umara se i ne pravi greške.

Promotivna slika za HiperLink DRC sa pločom sa različitim komponentama i osobom koja radi na njoj.

Pregled HiperLink DRC

HyperLynx DRC može brzo pronaći probleme koje je teško, dugotrajno i skupo pronaći kroz simulaciju, uključujući tragove signala koji prelaze antijastučiće i podele aviona, probleme povratne putanje signala i usklađenost sa zahtevima električne bezbednosti. Jedinstveni motor 3D geometrije HiperLink DRC-a omogućava mu da brzo proveri složene probleme fizičkog i električnog dizajna, omogućavajući rešavanje tih problema bez korišćenja namenskih stručnjaka za integritet signala. Brzo uklanjanje što većeg broja potencijalnih problema sa HiperLink DRC-om znači da će, kada se izvrši detaljno modeliranje i simulacija, to vreme i trud biti dobro potrošeni.

Brze, tačne recenzije dizajna

Ručni pregledi dizajna su u najboljem slučaju neefikasni - šaljemo dizajne na pregled ljudima koji istovremeno rade na brojnim drugim projektima, zakazujemo datum sastanka i nadamo se da će se ljudi pojaviti sa korisnim povratnim informacijama nakon pažljivog pregleda. Ali istinito - koliko često se to zaista dešava? Vizuelno pregledavanje izgleda je dosadno i sklon greškama, a život je pun neposrednijih pritisaka. HyperLynx DRC zamenjuje ove ručne procese brzim, temeljnim automatizovanim proverama električnih pravila koje rade u realnom vremenu, tako da ne morate da čekate dane ili nedelje za povratne informacije. Precizno i kvantitativno proverava dizajn, pružajući precizne povratne informacije o tome šta je bio zahtev za dizajn, gde je raspored u kršenju i za koliko. DRC proizvodi detaljnu listu potencijalnih problema sa dizajnom, od kojih se svaki može izabrati da zumira prikaz izgleda na dotičnu tačku i istakne problem.

Graphical error reporting

Sveobuhvatna ugrađena biblioteka pravila

DRC dolazi sa preko 90 pravila zasnovanih na domenu, koja se mogu parametrizovati koja proveravaju potencijalne analogne, EMI, raspored pakovanja, integritet snage, integritet signala i pitanja električne sigurnosti zasnovana na usklađenosti. Mnoga pravila su višenamenska, tako da postoji još veća zbirka problema dizajna koja se mogu identifikovati. Postavljanje analize za određeni dizajn jednostavno uključuje identifikaciju signala ili područja koje treba proveriti, zajedno sa pravilima koja treba primeniti.

comprehensive built-in library

Prilagodljivo i automatizovano

Jednom kada je potencijalni problem identifikovan, pregledan i utvrđeno da zahteva promenu izgleda, tu promenu treba brzo i sažeto saopštiti drugima. HiperLink DRC kreira ShareLists koji automatski pokreću PCB alate za prikaz dotičnih područja pomeranjem i zumiranjem ekrana. Ovo omogućava da se pitanja jasno saopšte i ubrzava proces promene izgleda radi rešavanja liste problema.

drive changes to PCB layout

Promenite raspored PCB-a

Pored ugrađene biblioteke pravila DRC-a, korisnici mogu da razviju sopstvena pravila za proveru u Pithonu, koristeći prednosti ugrađenog skupa dizajnerskih objekata i funkcija automatizacije. DRC-ov brzi, sveobuhvatni mehanizam za 3D strukturnu analizu omogućava vam kreiranje pravila za proveru složenih, vlasničkih zahteva dizajna i prijavljivanje kršenja koristeći iste mehanizme protoka analize, izveštavanja i unakrsnog sondiranja kao i pravila koja se isporučuju sa DRC-om. DRC je takođe spolja automatizovan, tako da kada imate pravila i parametre koje želite da koristite, možete pokrenuti DRC da izvršite serijsku proveru dizajna, dodatno smanjujući vreme pregleda dizajna i poboljšavajući efikasnost.

The image shows a customizable and automatable dashboard with various data visualizations and metrics.

Progresivna verifikacija

Verifikacija nakon rasporeda je trka sa vremenom - čim je raspored „završen“, postoji pritisak da se oslobodi dizajn za izradu prototipa, čak i pre nego što se verifikacija dizajna nakon rasporeda završi. Tradicionalno, sveobuhvatno modeliranje i simulacija nakon rasporeda intenzivno je vreme i stručnost - i skupo.

HyperLynx DRC je prva faza Siemensove jedinstvene metodologije „progresivne verifikacije“ koja omogućava dizajnerima da pronađu što više potencijalnih problema sa dizajnom što je brže moguće, uz što manje vremena i truda. DRC može pronaći probleme u nekoliko minuta za koje bi mogli potrajati danima da se pronađu simulacijom, ako se uopšte pronađu. Nema smisla ulagati vreme, trud i novac u složene simulacije kada postoje jednostavni problemi sa dizajnom koji se mogu brzo pronaći. Prvo pokretanje pregleda dizajna sa DRC-om omogućava korisnicima da pronađu i reše te probleme pre nego što pređu na složenije procese verifikacije.

HLDRC Progressive Verification

Resources