Tessent ugrađeno skeniranje granica
Ovaj video prikazuje tok implementacije Tessent Boundary Scan (1149.1) na najvišem nivou i Tessent Embedded Boundary Scan na nivou fizičkog bloka u Tessent Shell.
Tessent BoundariScan logici može se pristupiti tokom čitavog životnog veka IC-a, uključujući proizvodni test na svim nivoima paketa, otklanjanje grešaka u silicijumu i verifikaciju sistema za otkrivanje nedostataka pre otpreme, smanjenje troškova podrške na terenu i povećanje zadovoljstva kupaca.
Automatski generiše i integriše RTL kod za TAP kontroler i ćelije graničnog skeniranja u dizajn RTL. Generiše skripte za sintezu logike, simulacione testne stolove i testne obrasce za proizvodni test.
Tessent Boundary scan podržava IEEE 1149.1 prilagođene ćelije za skeniranje granica i beskontaktni I/O test i ima opciju za podršku za skeniranje granica 1149.6.
Automatski povezuje IJTAG mreže i instrumente sa novoumetnutim TAP kontrolerom i generiše rezultirajuće datoteke jezika za povezivanje instrumenta. I/O testovi se generišu u formatu jezika proceduralnog opisa (PDL).
Ovaj video prikazuje tok implementacije Tessent Boundary Scan (1149.1) na najvišem nivou i Tessent Embedded Boundary Scan na nivou fizičkog bloka u Tessent Shell.

Za manje od pet minuta, video prikazuje kako se Tessent IJTAG može koristiti za lako pretvaranje datoteke BSDL (jezik opisa graničnog skeniranja) u ekvivalent datoteke ICL (Instrument Connectivity Language).

Ovaj video prikazuje upotrebu graničnog skeniranja kao komprimovanog ili nekomprimovanog lanca tokom ATPG-a, tako da ne treba kontaktirati sve pinove uređaja koji se testira (DUT).

Naučite kako da implementirate MBIST, BoundariScan, IJTAG, Scan Insertion i TestKompress u svoj dizajn da biste postigli visok kvalitet testa koristeći više Tessent alata.