Skip to main content
Эта страница переведена автоматически. Перейти к английской версии?

Дизайн для тестирования

Veloce DFT App

Независимо от того, проводите ли вы традиционное структурное тестирование, самотестирование встроенной памяти (MBIST) или более усовершенствованный дизайн для тестирования (DFT), такие форматы, как параметрический, определение характеристик ввода-вывода и даже функциональное тестирование, Veloce DFT App DFT может работать со всеми различными режимами тестирования DFT, которые работают на производственных SoC


Свяжитесь с нашим отделом продаж 1-800-547-3000

Автоматический тестер IC, работающий в лабораторной среде.

Почему именно приложение Veloce DFT App?

Приложение Veloce Design-for-Test (DFT) обеспечивает подход к проектированию с использованием сдвига влево для проверки тестовых шаблонов. Приложение Veloce DFT App — это оптимизированный для эмуляции процесс проверки шаблонов DFT, который работает быстрее, чем традиционное программное моделирование. Приложение DFT совместимо со всеми типами тестовых шаблонов, выполняемых на ATE (автоматическом тестовом оборудовании). Приложение Veloce DFT полностью совместимо с приложением Veloce Fault App для точного измерения зоны неисправностей или предоставления функциональной метрики классификации неисправностей. Он используется в сочетании с приложением Veloce Power App, профилированием мощности и оценкой структуры для обеспечения высоконадежной производственной программы.

  • Проверьте правильность всех шаблонов перед отправкой в производство
  • Стандартный язык тестового интерфейса (STIL)
  • Поддержка всех шаблонов, работающих на тестере ATE
  • Приложение DFT оптимизировано для эмуляции
  • Использует пропускную способность потоковой передачи по модели CO-модели
  • Увеличьте покрытие неисправностей с помощью приложения Veloce Fault App
  • Профилирование мощности и оценка закономерностей с помощью приложения Veloce Power App
  • Сократите время работы симулятора

Ключевые атрибуты

Валидация паттернов DFT

Количество тестовых шаблонов, которые необходимо запустить для полной проверки SoC, требует времени и денег. Эти комплекты с большими моделями должны быть прочными и работать сразу после получения кремния, чтобы они не мешали графику поставок продукции. Благодаря приложению Veloce DFT App и ускорению на основе эмуляции, которое более чем в 10 000 раз быстрее программного моделирования, можно организовать более формальный процесс валидации для достижения поставленных целей.

Интегральная схема, подвергнутая микроскопической оценке.

Классификация функциональных неисправностей

С помощью Veloce DFT выполняется структурный анализ проекта для устранения пробелов в покрытии в производственной программе. Как только этот набор ошибок обнаружен и созданы стимулы, приложения Veloce DFT и Fault полностью автоматизируют процесс запуска теста и итеративного внедрения ошибок. Полученное покрытие неисправностей может быть объединено с базой данных покрытий ATPG для окончательного покрытия программы тестирования.

Человек, оценивающий ошибки и проверяющий их.

Оценка и анализ мощности

Структурные методы тестирования DFT добавляют в конструкцию дополнительную нефункциональную логику, состоящую только из тестирования, при этом сети питания и компоновку конструкции не могут быть оптимизированы с учетом этой дополнительной логики, что приводит к изменениям мощности, температуры и скорости при тестировании, которые могут снизить производительность и повлиять на доход проекта. Приложение Veloce DFT вместе с приложением Veloce Power позволяет получить представление об энергетических событиях и оценках на ранних этапах проектирования и планирования.

График мощности для проектирования SoC.

Тематические ресурсы