Разработан для решения задач валидации DFT
Эффективно управляйте списком соединений или уровнем передачи регистров (RTL) в полночиповой системе «Система на кристалле» (SoC) для шлюзов проектных размеров до 40 МБ.
Независимо от того, проводите ли вы традиционное структурное тестирование, самотестирование встроенной памяти (MBIST) или более усовершенствованный дизайн для тестирования (DFT), такие форматы, как параметрический, определение характеристик ввода-вывода и даже функциональное тестирование, Veloce DFT App DFT может работать со всеми различными режимами тестирования DFT, которые работают на производственных SoC
Свяжитесь с нашим отделом продаж 1-800-547-3000

Приложение Veloce Design-for-Test (DFT) обеспечивает подход к проектированию с использованием сдвига влево для проверки тестовых шаблонов. Приложение Veloce DFT App — это оптимизированный для эмуляции процесс проверки шаблонов DFT, который работает быстрее, чем традиционное программное моделирование. Приложение DFT совместимо со всеми типами тестовых шаблонов, выполняемых на ATE (автоматическом тестовом оборудовании). Приложение Veloce DFT полностью совместимо с приложением Veloce Fault App для точного измерения зоны неисправностей или предоставления функциональной метрики классификации неисправностей. Он используется в сочетании с приложением Veloce Power App, профилированием мощности и оценкой структуры для обеспечения высоконадежной производственной программы.
Эффективно управляйте списком соединений или уровнем передачи регистров (RTL) в полночиповой системе «Система на кристалле» (SoC) для шлюзов проектных размеров до 40 МБ.
Veloce DFT на порядки превосходит традиционное моделирование. В некоторых случаях производительность в 16 000 раз выше
Приложение Veloce DFT App поддерживает общеотраслевой формат файлов на стандартном языке тестового интерфейса (STIL)
Количество тестовых шаблонов, которые необходимо запустить для полной проверки SoC, требует времени и денег. Эти комплекты с большими моделями должны быть прочными и работать сразу после получения кремния, чтобы они не мешали графику поставок продукции. Благодаря приложению Veloce DFT App и ускорению на основе эмуляции, которое более чем в 10 000 раз быстрее программного моделирования, можно организовать более формальный процесс валидации для достижения поставленных целей.

С помощью Veloce DFT выполняется структурный анализ проекта для устранения пробелов в покрытии в производственной программе. Как только этот набор ошибок обнаружен и созданы стимулы, приложения Veloce DFT и Fault полностью автоматизируют процесс запуска теста и итеративного внедрения ошибок. Полученное покрытие неисправностей может быть объединено с базой данных покрытий ATPG для окончательного покрытия программы тестирования.

Структурные методы тестирования DFT добавляют в конструкцию дополнительную нефункциональную логику, состоящую только из тестирования, при этом сети питания и компоновку конструкции не могут быть оптимизированы с учетом этой дополнительной логики, что приводит к изменениям мощности, температуры и скорости при тестировании, которые могут снизить производительность и повлиять на доход проекта. Приложение Veloce DFT вместе с приложением Veloce Power позволяет получить представление об энергетических событиях и оценках на ранних этапах проектирования и планирования.
