HyperLynx Schematic Analysis eliminuje potrzebę ręcznych przeglądów schematów i zwiększa ogólną wydajność przepływu pracy, zapewniając automatyczne przeglądy schematyczne równolegle z przechwytywaniem projektu. Dzięki zastosowaniu „właściwego po raz pierwszy” przepływ projektowania, HyperLynx Schematic Analysis zmniejsza koszty rozwoju, testowania i gwarancji, eliminując 50-70% powtórzeń projektu spowodowanych błędami schematycznymi i złymi praktykami projektowymi.
HyperLynx Schematic Analysis umożliwia pełną kontrolę wszystkich sieci na schemacie przy użyciu rozbudowanej inteligentnej biblioteki komponentów modelu. Analiza schematyczna oszczędza zespołom projektowym setki godzin inspekcji wizualnej i czasu debugowania laboratoryjnego, analizując każdą sieć w ramach schematu. Ta analiza jest wykonywana szybko przed schematycznym kamieniem milowym zamrażania, dzięki czemu układ może rozpocząć się z najwyższą pewnością sukcesu pierwszego przejścia.
HyperLynx Schematic Analysis nie opiera się na bibliotece symboli tak, jak robiłby to natywny moduł sprawdzający schemat; zamiast tego pobiera numer części producenta każdego komponentu prosto z listy materiałów i odwołuje się do biblioteki zbudowanej z arkuszy danych dostawcy, aby znaleźć problemy, takie jak awarie obniżania wartości kondensatorów, nieprawidłowe symbole, brakujące podciągnięcia itp. Analiza schematyczna identyfikuje te problemy bez konieczności wymagającego dużego wysiłku ręcznego. Wyjście końcowe to kompaktowa graficzna reprezentacja krytycznych, usterek i ostrzegawczych sytuacji, z których można przejść sondę bezpośrednio na schemat, aby rozwiązać je w locie.
Analiza schematyczna jest wykonywana równolegle z przechwytywaniem projektu, z błędami wyróżnionymi bezpośrednio na schemacie. Może być również wykonywany na projektach elektronicznych po ich wprowadzeniu na rynek w celu poprawy jakości projektu elektronicznego, zwiększenia wydajności i zmniejszenia zwrotów z produktów.
Kontrole kluczowych reguł
- Pełna rozszerzona weryfikacja sieci (poprzez rezystory szeregowe, przełączniki, sprzęgło AC)
- Pełna weryfikacja interfejsu wielobarczowego i tylnego
- Kontrola zgodności IO dla progów maksymalnych, minimalnych i logicznych
- Błędy magistrali adresów i danych (MSB do LSB, źródło magistrali itp.)
- Weryfikuje zewnętrzne wymagania pasywne
- Niepołączona obowiązkowa identyfikacja pinów
- Weryfikacja połączenia zasilania/płaszczyzny uziemienia
- Kontrole łączności różnicowej
- Walidacja połączenia sieciowego IO (brak sterownika/odbiornika)
- Testy zgodności funkcji pinów (resetowanie, zamiana I2C itp.)
- Niedopasowanie symboli (do arkusza danych)
- Kondensatory obniżające, rezystory i diody
... I wiele więcej


