Zaprojektowany, aby sprostać wyzwaniom związanym z walidacją DFT
Efektywnie obsługa poziomu listy sieci lub rejestru transferu (RTL) w pełnochipowym System-on-Chip (SoC) dla rozmiarów projektowych do bramek 40B.
Niezależnie od tego, czy przeprowadzasz tradycyjny test strukturalny, autotest wbudowany w pamięć (MBIST), czy bardziej zaawansowany projekt do testu (DFT), formaty takie jak parametryczny, charakterystyka we/wy, a nawet test funkcjonalny, Veloce DFT App może obsługiwać wszystkie różne tryby testowe DFT, które są uruchamiane na produkcyjnych SoC
Skontaktuj się z naszym zespołem sprzedaży 1-800-547-3000

Aplikacja Veloce Design-for-Test (DFT) zapewnia podejście przesunięte w lewo do projektowania w celu walidacji wzorców testowych. Aplikacja Veloce DFT to zoptymalizowany pod kątem emulacji przepływ walidacji wzorców DFT, który jest szybszy niż tradycyjna symulacja oprogramowania. Aplikacja DFT jest kompatybilna ze wszystkimi różnymi typami wzorców testowych działających na ATE (automatycznym sprzęcie testowym). Aplikacja Veloce DFT jest w pełni kompatybilna z aplikacją Veloce Fault App, aby dokładnie mierzyć pokrycie błędów lub zapewnić funkcjonalną metrykę oceny błędów. Jest używany w połączeniu z aplikacją Veloce Power, profilowaniem mocy i szacowaniem wzoru w celu zapewnienia wysoce solidnego programu produkcyjnego.
Efektywnie obsługa poziomu listy sieci lub rejestru transferu (RTL) w pełnochipowym System-on-Chip (SoC) dla rozmiarów projektowych do bramek 40B.
Veloce DFT przewyższa tradycyjną symulację o rzędy wielkości. W niektórych przypadkach nawet 16K razy większa wydajność
Veloce DFT App obsługuje ogólnobranżowy format plików Standard Test Interface Language (STIL)
Liczba wzorców testowych, które należy uruchomić, aby w pełni zweryfikować SoC, kosztuje czas i pieniądze. Te duże zestawy wzorów muszą być solidne i działać podczas pierwszego krzemu, aby nie zagrażać harmonogramowi dostaw produkcji. Dzięki Veloce DFT App i przyspieszeniu opartemu na emulacji ponad 10 000 razy szybszemu niż symulacja oprogramowania, można ustanowić bardziej formalny proces walidacji w celu osiągnięcia docelowych celów.

Dzięki Veloce DFT przeprowadzana jest analiza strukturalna projektu w celu wykorzenienia otworów pokrycia w programie produkcyjnym. Po znalezieniu tego zestawu błędów i utworzeniu bodźców, Veloce DFT i Fault Apps całkowicie automatyzują proces uruchamiania testu i wstrzykiwania błędów w sposób iteracyjny. Wynikowe pokrycie błędów można połączyć z bazą danych pokrycia ATPG w celu ostatecznego pokrycia programu testowego.

Strukturalne metody testowania DFT dodają do projektu dodatkową niefunkcjonalną logikę testową, w której sieci energetyczne i układ projektu mogą nie być zoptymalizowane pod kątem tej dodatkowej logiki prowadzącej do zdarzeń mocy, temperatury i prędkości podczas testów, które mogą zmniejszyć wydajność i wpłynąć na przychody projektu. Aplikacja Veloce DFT wraz z aplikacją Veloce Power App mogą dać wgląd w zdarzenia zasilania i szacunki na wczesnym etapie projektowania i planowania.
