Skip to main content
Ta strona jest wyświetlana przy użyciu automatycznego translatora. Czy chcesz wyświetlić ją w języku angielskim?

Synteza Catapult C++/SystemC

Catapult jest wiodącym rozwiązaniem HLS dla ASIC i FPGA. Wspierając C++ i SystemC, projektanci pracują w preferowanym języku, zwiększając produktywność i jakość. Dzięki 80% mniej kodowania i szybkości symulacji do 1000x szybszej niż Verilog. Projektowanie i weryfikacja HLS to przewaga, której potrzebujesz.

KLUCZOWE CECHY

Doskonałe projektowanie, weryfikacja i wdrożenie

Catapult tworzy wysokiej jakości RTL dla ASIC/FPGA z C++/SystemC w połowie czasu ręcznego kodowania. Design Space Exploration, dalsza integracja syntezy RTL oraz szacowanie/optymalizacja mocy umożliwiają lepsze projekty. Sprawdzanie projektu, pokrycie kodu i formalne obniżają koszty weryfikacji RTL nawet o 80%.

Natywna obsługa dwujęzycznego SystemC i C ++

C++ lub SystemC to wybór, który daje zespołom elastyczność w decydowaniu, jaka jest najskuteczniejsza metodologia ich zadania projektowego. Niezależnie od tego, czy jest to lepsza szybkość symulacji i weryfikacji sekwencyjnego C ++ z typami danych AC (hlslibs.org) lub jawne modelowanie współbieżności z SystemC i MatchLib (przy użyciu typów AC), Catapult obejmuje Cię.

Product Image Catapult Fam C plus 2

Dzięki Catapult Flow debug RTL dosłownie znika. Model C jest walidowany w swoim środowisku, a stamtąd tworzony jest RTL poprawny po konstrukcji. Zmniejsza to znacząco wysiłek weryfikacyjny.
Giuseppe Bonanno, Starszy inżynier R&D, STMikroelektronika

Szkolenie katapultowe na żądanie

Biblioteka szkoleń na żądanie Catapult High-Level Synthesis (HLS) zawiera zestaw ścieżek uczenia się z modułami wprowadzającymi inżynierów do HLS i weryfikację na wysokim poziomie.

Grupa syntezy i weryfikacji wysokiego szczebla

Grupa do omówienia dokładniejszych punktów projektowania i weryfikacji przy użyciu narzędzi Siemens EDA HLS i HLV. Dołącz do dyskusji na nowe tematy, funkcje, treści i ekspertów technicznych.

HLSLibs

Wolny i otwarty zestaw bibliotek zaimplementowanych w standardowym C ++ do projektowania sprzętu i oprogramowania z dokładnością do bitów. Jest to otwarta społeczność do wymiany wiedzy i własności intelektualnej dla HLS, która może być wykorzystana do przyspieszenia zarówno badań, jak i projektowania.

Ikona z niebieską kroplą wody i białym zarysem książki.

Blog projektowy i weryfikacyjny HLS

Blog obejmujący metodologie i techniki projektowania i weryfikacji syntezy wysokiego poziomu (HLS) nowej generacji.

Zestaw słuchawkowy

Obsługa katapult

Uzyskaj dostęp do szczegółowej dokumentacji, wersji, zasobów i nie tylko.

Doradztwo EDA

Pomoc w osiągnięciu maksymalnego wpływu biznesowego poprzez stawianie czoła złożonym wyzwaniom technologicznym i przedsiębiorstwom dzięki unikalnej kombinacji doświadczenia w zakresie rozwoju i projektowania oraz wiedzy specjalistycznej w zakresie metodologii.