HyperLynx Schematic Analysis maakt handmatige schemabeoordelingen overbodig en verhoogt de algehele efficiëntie van de workflow door geautomatiseerde schematische beoordelingen uit te voeren en tegelijkertijd het ontwerp vast te leggen. Door een ontwerpproces voor de eerste keer op de juiste manier toe te passen, verlaagt HyperLynx Schematic Analysis de ontwikkelings-, test- en garantiekosten, waardoor 50-70% van de ontwerpresspins als gevolg van schematische fouten en slechte ontwerppraktijken wordt geëlimineerd.
HyperLynx Schematic Analysis maakt volledige inspectie van alle netten mogelijk volgens een schema met behulp van een uitgebreide bibliotheek met intelligente modelcomponenten. Schematische analyse bespaart ontwerpteams honderden uren visuele inspectie en tijd voor foutopsporing in het lab door elk net in een schema te analyseren. Deze analyse wordt snel uitgevoerd voordat uw schematische bevriezingsmijlpaal is bereikt, zodat de lay-out kan beginnen met de grootste zekerheid dat de first-pass slaagt.
HyperLynx Schematic Analysis is niet afhankelijk van een symboolbibliotheek zoals een systeemeigen schematische checker dat zou doen; in plaats daarvan wordt het onderdeelnummer van de fabrikant van elk onderdeel rechtstreeks uit uw materiaallijst gehaald en wordt verwezen naar een bibliotheek die is samengesteld op basis van gegevensbladen van leveranciers om problemen te vinden zoals fouten bij het verminderen van condensatoren, onjuiste symbolen, ontbrekende pull-ups, enz. Schematische analyse identificeert deze problemen zonder dat daar tijdrovende handmatige inspanningen voor nodig zijn. De einduitvoer is een compacte grafische weergave van kritieke situaties, defecten en waarschuwingssituaties, van waaruit u de sonde rechtstreeks naar het schema kunt oversteken om ze in een handomdraai op te lossen.
De schematische analyse wordt parallel met de vastlegging van het ontwerp uitgevoerd, waarbij fouten rechtstreeks in het schema worden benadrukt. Het kan ook worden uitgevoerd op elektronische ontwerpen nadat ze op de markt zijn gebracht om de kwaliteit van het elektronische ontwerp te verbeteren, de opbrengst te verhogen en het productrendement te verlagen.
Controles van de belangrijkste regels
- Volledige uitgebreide netverificatie (via serieweerstanden, schakelaars, AC-koppeling)
- Volledige verificatie van de interfaceverificatie van meerdere kaarten en backplane
- IO-compatibiliteitscontroles voor maximum-, minimum- en logische drempels
- Adres- en databusfouten (van MSB naar LSB, busbron, enz.)
- Verifieert externe passieve vereisten
- Niet verbonden, verplichte identificatie van de pincode
- Verificatie van de aansluiting op de voeding/het grondvlak
- Differentiële connectiviteitscontroles
- Validatie van de IO-netconnectiviteit (stuurprogramma/ontvanger ontbreekt)
- Compatibiliteitstests voor pinfuncties (resets, I2C-swapping, enz.)
- Symbool komt niet overeen (met het gegevensblad)
- Vermindering van condensatoren, weerstanden en diodes
... En nog veel meer


