Ontworpen om de uitdagingen van DFT-validatie het hoofd te bieden
Efficiënt omgaan met netlist of Register-Transfer Level (RTL) met een volledige chip van System-on-Chip (SoC) voor ontwerpgroottes tot 40 miljard poorten.
Of u nu een traditionele structurele test, een ingebouwde zelftest in het geheugen (MBIST) of een geavanceerder ontwerp voor tests (DFT) uitvoert, formaten zoals parametrisch, I/O-karakterisering en zelfs functionele tests, de Veloce DFT App kan alle verschillende DFT-testmodi aan die op productie-SoC's worden uitgevoerd
Neem contact op met ons verkoopteam 1-800-547-3000

De Veloce Design-for-Test (DFT) -app biedt een benadering van ontwerpen met shift naar links voor validatie van testpatronen. De Veloce DFT App is een voor emulatie geoptimaliseerde DFT-patroonvalidatiestroom die sneller is dan traditionele softwaresimulatie. De DFT-app is compatibel met alle verschillende soorten testpatronen die op de ATE (geautomatiseerde testapparatuur) worden uitgevoerd. De Veloce DFT-app is volledig compatibel met de Veloce Fault-app om de foutdekking nauwkeurig te meten of om een functionele foutbeoordelingsmaatstaf te geven. Het wordt gebruikt in combinatie met de Veloce Power-app, vermogensprofilering en schatting van het patroon om een zeer robuust productieprogramma te garanderen.
Efficiënt omgaan met netlist of Register-Transfer Level (RTL) met een volledige chip van System-on-Chip (SoC) voor ontwerpgroottes tot 40 miljard poorten.
Veloce DFT presteert ordes van grootte beter dan traditionele simulaties. In sommige gevallen wel 16.000 keer de prestatie
De Veloce DFT App ondersteunt de branchebrede bestandsindeling Standard Test Interface Language (STIL)
Het aantal testpatronen dat moet worden uitgevoerd om een SoC volledig te valideren kost tijd en geld. Deze grote patroonsets moeten robuust zijn en goed werken tijdens het eerste silicium, zodat ze het leveringsschema van de productie niet in gevaar brengen. Met de Veloce DFT App en een acceleratie op basis van emulatie die meer dan 10.000 keer sneller is dan softwaresimulatie, kan een formeler validatieproces worden opgezet om de beoogde doelen te bereiken.

Met Veloce DFT wordt een structurele analyse van het ontwerp uitgevoerd om gaten in de dekking in het productieprogramma te dichten. Zodra deze reeks fouten is gevonden en er een stimulus is gecreëerd, automatiseren de Veloce DFT en Fault Apps het proces van het uitvoeren van de test en het injecteren van de fouten volledig op een iteratieve manier. De resulterende foutdekking kan worden samengevoegd met de ATPG-dekkingsdatabase voor de definitieve dekking van het testprogramma.

Structurele DFT-testmethoden voegen extra niet-functionele logica toe aan het ontwerp, waarbij elektriciteitsnetten en de indeling van het ontwerp mogelijk niet zijn geoptimaliseerd voor deze extra logica, wat leidt tot stroom-, temperatuur- en snelheidsgebeurtenissen bij tests die de opbrengsten kunnen verlagen en de projectinkomsten kunnen beïnvloeden. De Veloce DFT-app en de Veloce Power-app kunnen al vroeg in het ontwerp en de planning inzicht geven in stroomgebeurtenissen en schattingen.
