Izstrādāts, lai risinātu DFT validācijas izaicinājumus
Efektīvi rīkojieties ar tīkla sarakstu vai reģistra pārsūtīšanas līmeni (RTL) pilnmikroshēmas sistēmā ar mikroshēmu (SoC) dizaina izmēriem līdz 40B vārtiem.
Neatkarīgi no tā, vai veicat tradicionālu strukturālo testu, atmiņā iebūvētu pašpārbaudi (MBIST) vai modernāku testēšanas dizainu (DFT), formātus, piemēram, parametriskus, I/O raksturojumu un pat funkcionālo testu, Veloce DFT App lietotne var apstrādāt visus dažādus DFT testa režīmus, kas tiek darbināti ražošanas SoC
Sazinieties ar mūsu pārdošanas komandu 1-800-547-3000

Veloce Design-for-test (DFT) lietotne nodrošina nobīdes pa kreisi pieeju dizaina izstrādei testa modeļa validācijai. Veloce DFT App lietotne ir emulācijai optimizēta DFT modeļa validācijas plūsma, kas ir ātrāka nekā tradicionālā programmatūras simulācija. DFT lietotne ir savietojama ar visiem dažāda veida testa modeļiem, kas darbojas ATE (automatizētā testa aprīkojumā). Veloce DFT App lietotne ir pilnībā savietojama ar Veloce Fault App, lai precīzi izmērītu kļūdu pārklājumu vai nodrošinātu funkcionālu kļūdu klasifikācijas metriku. To izmanto kopā ar Veloce Power App, jaudas profilēšanu un modeļa novērtēšanu, lai nodrošinātu ļoti stabilu ražošanas programmu.
Efektīvi rīkojieties ar tīkla sarakstu vai reģistra pārsūtīšanas līmeni (RTL) pilnmikroshēmas sistēmā ar mikroshēmu (SoC) dizaina izmēriem līdz 40B vārtiem.
Veloce DFT pēc lieluma pakāpes pārspēj tradicionālo simulāciju. Dažos gadījumos pat 16 000 reizes lielāks par veiktspēju
Veloce DFT App atbalsta nozares standarta testa interfeisa valodas (STIL) failu formātu
Testa modeļu skaits, kas jāizmanto, lai pilnībā apstiprinātu SoC, maksā laiku un naudu. Šiem lielajiem modeļu komplektiem jābūt izturīgiem un darbojošiem pirmā silīcija laikā, tāpēc tie neapdraud ražošanas piegādes grafiku. Izmantojot Veloce DFT App lietotni un uz emulāciju balstītu paātrinājumu, kas ir vairāk nekā 10 000 reizes ātrāks nekā programmatūras simulācija, mērķtiecīgu mērķu sasniegšanai var izveidot formālāku validācijas procesu.

Izmantojot Veloce DFT, tiek veikta dizaina strukturālā analīze, lai ražošanas programmā izsakņotu pārklājuma caurumus. Kad šis kļūdu kopums ir atrasts un tiek izveidoti stimuli, Veloce DFT un Fault Apps pilnībā automatizē testa palaišanas procesu un kļūdu injicēšanu atkārtoti. Rezultātā iegūto kļūdu pārklājumu var apvienot ar ATPG pārklājuma datu bāzi, lai iegūtu galīgo testa programmas pārklājumu.

Strukturālās DFT testa metodes projektam pievieno papildu nefunkcionālu tikai testēšanas loģiku, kur barošanas tīkli un dizaina izkārtojums var nebūt optimizēti šai papildu loģikai, kas testos rada jaudas, temperatūras un ātruma notikumus, kas var samazināt ražu un ietekmēt projekta ieņēmumus. Veloce DFT App lietotne kopā ar Veloce Power App lietotni var sniegt ieskatu enerģijas notikumos un aplēsēs izstrādes un plānošanas sākumā.
