Izaicinājumi digitālajā ieviešanā
Dizaina sarežģītības pārvaldība, veiktspējas/jaudas/apgabala mērķi un laiks nonākšanai tirgū ir būtiski izaicinājumi mūsdienu SoC dizainā. Dizaina noteikumu sarežģītība un tikšanās laiks padara dizaina slēgšanu sarežģītāku nekā jebkad agrāk un prasa mainīt paradigmu vietā un maršrutā.
KDR slēgšanas sasniegšana
Plaša vairāku modeļu tehnoloģijas, EUV litogrāfijas un jaukta augstuma šūnu izmantošana sarežģī izvietošanu un maršrutēšanu. Lai efektīvi panāktu KDR slēgšanu, ir vajadzīgas būtiskas izmaiņas vietu un maršruta tehnoloģijā.
Konkurences PPA nodrošināšana
Tirgus vēlas IC ar viszemāko enerģijas patēriņu un visaugstāko veiktspēju. Pārlaušanas optimizācijas tehnoloģijas var samazināt jaudu, vienlaikus sasniedzot laika un teritorijas mērķus un kontrolējot attīstības izmaksas.
Slēgšanas laika samazināšana
Precīza laika novērtēšana pēc maršruta ir grūtāka nekā jebkad agrāk, palielinoties stieples/caurlaides pretestībai. Izvairieties no atkārtojumiem, uzlabojiet PPA un samaziniet laiku līdz slēgšanai, velkot detaļu maršruta redzamību agrāk plūsmas laikā.
Vieta un maršruts satricina digitālo IC dizainu
PowerFirst ieviešanas tehnoloģija
Samaziniet kopējo enerģijas patēriņu jaudai jutīgām lietojumprogrammām
Detalizētā maršruta centrā sintēze
Realizējiet ātru dizaina aizvēršanu un atrisināt uzlabotas mezgla augstas vadu/pretestības problēmas
Sertificējušas vadošās lietuves
Sertificējušas vadošās lietuves, izmantojot 4 nm un ātru slīpumu ar 3 nm sertifikātiem
Iepazīstinām Aprisa: Vietas un maršruta programmatūras risinājums
Aprisa vietas un maršruta platforma ir uz detaļu maršruta orientēts risinājums mūsdienu digitālās IC ieviešanas izaicinājumiem.