
Aprisa AI를
Aprisa에 내장된 AI 기반 기술은 Siemens의 산업 등급 AI 리드를 확장해요.Aprisa AI는 Gen AI Assist로 디자인 팀의 생산성을 높이고 디지털 구현 워크플로를 자동화해요.
Aprisa 디지털 구현은 최상위 계층 설계와 블록 수준 구현을 위한 완전한 합성과 배치 및 경로 지정 기능을 제공하는 RTL-GDS 솔루션이에요.STA 타이밍과 DRC 모두에 대한 사인오프 툴과의 테이프 아웃 품질 상관관계로, 설계 종결을 줄이고 최적의 성능, 전력 및 면적 (PPA) 을 보장해요.
Aprisa는 물리 인식 RTL 합성 포함해서 완전한 RTL-GDS 지원을 제공해요.통합된 계층 데이터 모델과 공유 기반 엔진과 내장된 AI 기술을 갖춘 디테일 경로 중심 아키텍처는 더 빠르고 예측 가능한 PPA 폐쇄와 빠른 생산성 향상을 제공해요.
Aprisa는 복잡한 디지털 설계를 위한 최상위 계층 설계와 블록 수준 구현을 위한 완벽한 기능을 제공해요.디테일 루트 중심 아키텍처, 통합된 계층 데이터 모델, 공유 기반 엔진으로 빠른 설계 종료와 최적의 결과 품질 (QoR) 이 가능해요.
Aprisa의 상세한 경로 중심 아키텍처와 통합된 계층 데이터 모델은 물리적으로 인식되는 RTL 합성, 배치 최적화, CTS 최적화, 세부 라우팅 간의 효율적이고 빈번한 통신을 지원해 결과 품질 향상, 반복 감소, 설계 수렴 속도를 높여요.
계층내 최적화 (IHO) 는 최상위 레벨과 블록 수준에서 타이밍 마감을 동시에 수행하므로 타이밍 재편성이나 설계 평면화가 필요 없어요.이렇게 하면 ECO 반복 횟수를 최소화할 수 있어 타이밍 마감 노력을 몇 주에서 며칠로 줄일 수 있어요.

Aprisa AI는 설계 탐색을 위한 ML/RL 기술, 툴 노하우와 명령 실행 지원을 위한 제너레이티브 AI, 노력 집약적인 설계 작업을 위한 AI 에이전트로 디자이너의 생산성을 10배 높여줘요.지능형 튜닝 알고리즘은 최고의 구현 전략에 집중하면서 컴퓨팅 리소스를 3배 더 효율적으로 사용하고, 설계 PPA를 10% 향상하고, 프로젝트의 테이프아웃 시간을 단축해요.

Aprisa는 바로 사용할 수 있는 최적의 PPA를 제공해요.이렇게 하면 물리 디자이너가 RTL에서 GD로 가는 흐름의 각 단계에서 드는 노력을 줄이고 시장 출시 시간을 단축할 수 있어요.
Aprisa는 RTL에서 GDS로의 흐름 전체에 걸쳐 중요한 네트워크에 대한 상세한 라우팅 정보를 유지하여 설계 반복 횟수를 줄이고 설계 마감을 가속화해요.
Aprisa AI는 플로우의 핵심에 AI를 매끄럽게 통합해서 RTL-GDS 디지털 구현을 재정의해요.자동 설계 탐색, 내장된 자연어 인터페이스, AI 에이전트 기능으로 생산성을 높여요.
Aprisa와 업계 표준 사인오프 툴의 상관관계를 통해 추가 가드 밴드가 필요 없고 ECO 반복 횟수를 줄여 사인오프 마감 시간을 단축하여 설계 PPA를 더 빠르게 달성할 수 있어요.
Aprisa의 PowerFirst 모드를 사용하면 디자이너가 최상의 전력을 먼저 구현한 다음 최상의 성능으로 수렴할 수 있어요.이 기법은 성능 저하 없이 전력 중심 설계에서 더 나은 전력을 구현해요.
물리적 설계자가 매우 복잡한 설계를 구현하든 최단 시간에 테이프아웃을 원하든, Aprisa는 특정 디지털 IC 설계 프로젝트에 가장 중요한 PPA와 설계 메트릭을 제공하기 위해 대부분 즉시 사용 가능합니다.

질문이나 의견으로 연락해요.저희가 도와드리러 왔어요!