
Aprisa AI
Aprisa의 내장 AI 기반 기술은 Siemens의 산업 등급 AI 리드를 확장합니다.Aprisa AI는 Gen AI Assist를 통해 설계 팀의 생산성을 높이고 디지털 구현 워크플로를 자동화합니다.
Aprisa 디지털 구현은 최상위 계층 설계 및 블록 수준 구현을 위한 완전한 합성 및 배치 및 경로 지정 기능을 제공하는 RTL-to-GDS 솔루션입니다.STA 타이밍 및 DRC 모두에 대한 사인오프 툴과의 테이프 아웃 품질 상관관계를 통해 설계 종결을 줄이고 최적의 성능, 전력 및 면적 (PPA) 을 보장합니다.
Aprisa는 물리적으로 인식되는 RTL 합성을 포함하여 완전한 RTL-GDS 지원을 제공합니다.통합된 계층적 데이터 모델, 공유 기반 엔진, 내장 AI 기술을 갖춘 세부 경로 중심 아키텍처는 더 빠르고 예측 가능한 PPA 폐쇄와 신속한 생산성 향상을 제공합니다.
Aprisa는 복잡한 디지털 설계를 위한 최상위 계층 설계 및 블록 수준 구현을 위한 완벽한 기능을 제공합니다.세부 경로 중심 아키텍처, 통합된 계층적 데이터 모델 및 공유 기반 엔진을 통해 빠른 설계 종료와 최적의 결과 품질 (QoR) 이 가능합니다.
Aprisa의 상세한 경로 중심 아키텍처와 통합된 계층 데이터 모델은 물리적으로 인식되는 RTL 합성, 배치 최적화, CTS 최적화 및 세부 라우팅 간의 효율적이고 빈번한 통신을 지원하여 결과 품질 향상, 반복 감소 및 설계 수렴 속도를 높입니다.
계층 내 최적화 (iHO) 는 최상위 레벨과 블록 수준에서 동시에 타이밍 종료를 수행하므로 타이밍 재예산 책정이나 설계 평면화가 필요하지 않습니다.이를 통해 ECO 반복 횟수를 최소화할 수 있으므로 타이밍 마감 작업을 몇 주에서 며칠로 줄일 수 있습니다.

Aprisa AI는 설계 탐색을 위한 ML/RL 기술, 도구 노하우 및 명령 실행 지원을 위한 제너레이티브 AI, 많은 노력이 필요한 설계 작업을 위한 AI Agent를 통해 설계자의 생산성을 10배 향상시킵니다.지능형 튜닝 알고리즘은 최상의 구현 전략에 집중하는 동시에 컴퓨팅 리소스를 3배 더 효율적으로 사용하고 설계 PPA를 10% 개선하며 프로젝트의 테이프아웃 시간을 단축합니다.

Aprisa는 최적의 PPA를 즉시 제공합니다.이를 통해 물리적 설계자는 RTL-GDS 흐름의 각 단계에서 발생하는 노력을 줄이고 출시 시간을 단축할 수 있습니다.
Aprisa는 RTL-GDS 흐름 전반에 걸쳐 중요한 네트워크에 대한 자세한 라우팅 정보를 유지하여 설계 반복 횟수를 줄이고 설계 종료를 가속화합니다.
Aprisa AI는 플로우의 핵심에 AI를 원활하게 통합하여 RTL-GDS 디지털 구현을 재정의합니다.자동 설계 탐색, 내장된 자연어 인터페이스 및 AI Agent 기능을 통해 생산성을 높입니다.
Aprisa는 업계 표준 사인오프 도구와 연계하여 추가 가드 밴드가 필요하지 않고 ECO 반복 횟수를 줄여 설계 PPA를 더 빠르게 달성하여 사인오프 마감에 걸리는 시간을 단축합니다.
Aprisa의 PowerFirst 모드를 사용하면 설계자가 먼저 최상의 전력을 구현한 다음 최상의 성능으로 수렴할 수 있습니다.이 기술은 성능 저하 없이 전력 중심 설계에서 더 나은 전력을 제공합니다.
물리적 설계자가 매우 복잡한 설계를 구현하든, 최단 시간 내에 테이프아웃을 원하든, Aprisa는 특정 디지털 IC 설계 프로젝트에 가장 중요한 PPA 및 설계 메트릭을 제공하기 위해 대부분 즉시 사용할 수 있습니다.

질문이나 의견으로 연락하세요.저희가 도와드리겠습니다!