Skip to main content
자동 번역이 적용된 페이지입니다. 영어로 보시겠습니까?
보호 장비 착용자, 대형 금속 구조물이 있는 산업 환경에서 기계 조작하는 사람
RTL에서 GDS로의 디지털 구현

Aprisa 디지털 구현 솔루션

고급 프로세스 노드에서 설계하려면 증가하는 칩의 복잡성, 짧아진 일정, 높아지는 개발 비용을 관리해야 해요.Aprisa의 세부 경로 중심 아키텍처는 더 빠른 설계 폐쇄와 RTL-GDS 흐름에 대한 예측 가능한 PPA로 이러한 문제를 해결해요.

지금 녹화 봐요.

제너레이티브 AI와 에이전트 AI를 사용한 RTL-GDS 디지털 구현: Aprisa AI와 Siemens EDA AI 시스템으로 구동

플레이스 앤 라우팅 기술로 SoC 설계를 가속화하세요

Aprisa 디지털 구현은 최상위 계층 설계와 블록 수준 구현을 위한 완전한 합성과 배치 및 경로 지정 기능을 제공하는 RTL-GDS 솔루션이에요.STA 타이밍과 DRC 모두에 대한 사인오프 툴과의 테이프 아웃 품질 상관관계로, 설계 종결을 줄이고 최적의 성능, 전력 및 면적 (PPA) 을 보장해요.

주요 특징들

복잡한 IC 설계를 위한 RTL에서 GD로

Aprisa는 복잡한 디지털 설계를 위한 최상위 계층 설계와 블록 수준 구현을 위한 완벽한 기능을 제공해요.디테일 루트 중심 아키텍처, 통합된 계층 데이터 모델, 공유 기반 엔진으로 빠른 설계 종료와 최적의 결과 품질 (QoR) 이 가능해요.

Select...

Aprisa의 상세한 경로 중심 아키텍처와 통합된 계층 데이터 모델은 물리적으로 인식되는 RTL 합성, 배치 최적화, CTS 최적화, 세부 라우팅 간의 효율적이고 빈번한 통신을 지원해 결과 품질 향상, 반복 감소, 설계 수렴 속도를 높여요.

An SVG diagram illustrating a flow from RTL to GDS with various stages and steps.
RTL에서 GD로의 설계 흐름을 가속화하세요

Aprisa 디지털 구현 소프트웨어 혜택

Aprisa는 바로 사용할 수 있는 최적의 PPA를 제공해요.이렇게 하면 물리 디자이너가 RTL에서 GD로 가는 흐름의 각 단계에서 드는 노력을 줄이고 시장 출시 시간을 단축할 수 있어요.

SoC 설계를 혁신하세요

Aprisa 리소스 라이브러리

물리적 설계자가 매우 복잡한 설계를 구현하든 최단 시간에 테이프아웃을 원하든, Aprisa는 특정 디지털 IC 설계 프로젝트에 가장 중요한 PPA와 설계 메트릭을 제공하기 위해 대부분 즉시 사용 가능합니다.

연결과 코드 있는 칩

얘기해요!

질문이나 의견으로 연락해요.저희가 도와드리러 왔어요!