Skip to main content
자동 번역이 적용된 페이지입니다. 영어로 보시겠습니까?
대형 금속 구조물이 있는 산업 환경에서 보호 장비를 착용한 사람
RTL에서 GDS로의 디지털 구현

Aprisa 디지털 구현 솔루션

고급 프로세스 노드에서 설계하려면 증가하는 칩의 복잡성, 단축된 일정 및 높은 개발 비용을 관리해야 합니다.Aprisa의 세부 경로 중심 아키텍처는 RTL에서 GDS로의 흐름에 대한 더 예측 가능한 PPA와 더 빠른 설계 폐쇄를 통해 이러한 문제를 해결합니다.

지금 녹화물을 감상하세요

제너레이티브 및 에이전트 AI를 사용한 RTL-GDS 디지털 구현: Aprisa AI 및 Siemens EDA AI 시스템으로 구동됩니다.

배치 및 경로 지정 기술을 통한 SoC 설계 가속화

Aprisa 디지털 구현은 최상위 계층 설계 및 블록 수준 구현을 위한 완전한 합성 및 배치 및 경로 지정 기능을 제공하는 RTL-to-GDS 솔루션입니다.STA 타이밍 및 DRC 모두에 대한 사인오프 툴과의 테이프 아웃 품질 상관관계를 통해 설계 종결을 줄이고 최적의 성능, 전력 및 면적 (PPA) 을 보장합니다.

주요 기능

복잡한 IC 설계를 위한 RTL-GDS

Aprisa는 복잡한 디지털 설계를 위한 최상위 계층 설계 및 블록 수준 구현을 위한 완벽한 기능을 제공합니다.세부 경로 중심 아키텍처, 통합된 계층적 데이터 모델 및 공유 기반 엔진을 통해 빠른 설계 종료와 최적의 결과 품질 (QoR) 이 가능합니다.

Select...

Aprisa의 상세한 경로 중심 아키텍처와 통합된 계층 데이터 모델은 물리적으로 인식되는 RTL 합성, 배치 최적화, CTS 최적화 및 세부 라우팅 간의 효율적이고 빈번한 통신을 지원하여 결과 품질 향상, 반복 감소 및 설계 수렴 속도를 높입니다.

An SVG diagram illustrating a flow from RTL to GDS with various stages and steps.
RTL에서 GDS로의 설계 흐름 가속화

Aprisa 디지털 구현 소프트웨어의 이점

Aprisa는 최적의 PPA를 즉시 제공합니다.이를 통해 물리적 설계자는 RTL-GDS 흐름의 각 단계에서 발생하는 노력을 줄이고 출시 시간을 단축할 수 있습니다.

SoC 설계를 혁신하세요

Aprisa 리소스 라이브러리

물리적 설계자가 매우 복잡한 설계를 구현하든, 최단 시간 내에 테이프아웃을 원하든, Aprisa는 특정 디지털 IC 설계 프로젝트에 가장 중요한 PPA 및 설계 메트릭을 제공하기 위해 대부분 즉시 사용할 수 있습니다.

연결 및 코드가 있는 칩

고객 지원

질문이나 의견으로 연락하세요.저희가 도와드리겠습니다!