Skip to main content
このページは自動翻訳を使用して表示されます。 元の英語を表示しますか?

プレースアンドルート Software デジタル IC 設計用

競争の激しいランタイムで優れた結果を得るにはどうすればよいでしょうか?高度なプロセスノードでの設計実装の課題には、新しいプレースアンドルートのパラダイムが必要です。

トレンドとテクノロジー

デジタル実装における課題

現代のSoC設計では、設計の複雑さ、性能/電力/面積の目標、および市場投入までの時間を管理することが重要な課題です。設計ルールが複雑でタイミングが合っているため、設計の完了はかつてないほど困難になり、プレースアンドルートのパラダイムシフトが求められています。

コンゴ民主共和国閉鎖の達成

マルチパターニング技術、EUVリソグラフィー、および高さの異なるセルを多用すると、配置と配線が複雑になります。DRC閉鎖を効果的に実現するには、プレースアンドルート技術に根本的な変更を加える必要があります。

競争力のあるPPAの提供

市場は、消費電力が最も少なく、性能が最も高いICを求めています。画期的な最適化技術により、消費電力を最小限に抑えながら、タイミングと面積の目標を達成し、開発コストを抑えることができます。

閉鎖までの時間の短縮

配線/ビア抵抗の増加に伴い、配線後の正確なタイミング推定がこれまでになく困難になっています。フローの早い段階で詳細なルートの可視性を引き出すことで、反復を避け、PPAを改善し、閉鎖までの時間を短縮できます。

プレースアンドルートがデジタルIC設計を揺るがす

パワーファースト・インプリメンテーション・テクノロジー

電力に敏感なアプリケーションの総消費電力を削減

ディテール-ルートセントリック合成

迅速な設計完了を実現し、高度なノード高ワイヤ/ビア抵抗率の課題を解決

大手ファウンドリーによる認定

大手ファウンドリによる4nm認証および3nm認証による高速ランピング認定

Software

ご紹介 Aprisa: プレースアンドルーティングソフトウェアソリューション

ザ・ Aprisa プレースアンドルートプラットフォームは、現代のデジタルIC実装の課題に対する詳細ルート中心のソリューションです。

の画像 Aprisa プレースアンドルートツールのアーキテクチャ