Skip to main content
Questa pagina viene visualizzata utilizzando la traduzione automatica. Visualizzare la versione in inglese?
Una persona è in piedi davanti a un grande schermo con un disegno astratto colorato.
Tessent Advanced DFT

Tessent RTL Pro

Migliora la testabilità della progettazione, riduce il numero di modelli e minimizza le interruzioni dei flussi di progettazione RTL2GDSII con le funzionalità DFT avanzate di Tessent RTL Pro. Modifica e scrive RTL mantenendo l'aspetto di ciò che è stato letto per un facile confronto delle modifiche tra i design inseriti prima e dopo il DFT.

Perché usare Tessent RTL Pro?

Riduce i cicli di progettazione

Sfrutta le funzionalità di modifica RTL di Tessent con RTL Pro, che consente ai progettisti di sfruttare strumenti all'avanguardia per continuare a premere Shift-left, consentendo l'inserimento di punti di test VersaPoint e LBIST-OST nel progetto RTL.

Migliora le strategie «shift-left»

Continuare a utilizzare strumenti di sintesi e verifica di terze parti per l'ottimizzazione della logica DFT aggiunta durante la sintesi, lasciando solo l'inserimento della scansione da eseguire a livello di gate. La logica inserita è RTL; il design dell'output rimane RTL.

Riduce il volume dei dati

Inserisca la tecnologia x-bounding e VersaPoint test point nel design RTL, per migliorare la copertura e ridurre il numero di pattern.

Supporta le esigenze degli strumenti a valle

Usa lo stesso RTL per la sintesi e la verifica per migliorare le prestazioni e abbreviare i tempi di progettazione. La scrittura di RTL inserita nel test consente agli strumenti di sintesi di ottimizzare la logica DFT. Gli strumenti di verifica funzionano più velocemente se usati con RTL.

Sposta a sinistra per fare di più, all'inizio dei flussi di progettazione

Automatizza l'analisi e l'inserimento dei punti di test, delle celle wrapper e della logica di delimitazione X nelle prime fasi del flusso di progettazione, a livello RTL. Tessent RTL Pro gestisce costrutti complessi di Verilog e SystemVerilog e mantiene l'aspetto del design RTL originale. L'output RTL risultante semplifica il flusso degli strumenti a valle, consentendo alla sintesi di tenere conto della logica di test aggiunta al progetto.

primo piano di un chip ic su un circuito
Chieda a un esperto - Uomo e donna che fanno un consulto in ufficio.

Pronto a saperne di più su Tessent?

Siamo pronti a rispondere alle sue domande.

Saperne di più