Skip to main content
Questa pagina viene visualizzata utilizzando la traduzione automatica. Visualizzare la versione in inglese?
Donna in camice da laboratorio che esamina la provetta in laboratorio

Tessent Embedded Analytics

Tessent Embedded Analytics è leader del settore nel tracciamento e nel debug RISC-V, che consente il debug in tempo reale e l'analisi post-distribuzione a livello di sistema per sistemi su chip (SoC) complessi.

Implementazione rapida, senza bug e ottimizzata

Combattere l'aumento dei costi di convalida utilizzando Tessent Embedded Analytics. I produttori di design basati su RISC-V e SoC complessi possono utilizzare una potente combinazione di strumentazione su chip e strumenti software che consentono il monitoraggio funzionale, l'analisi delle prestazioni e l'ottimizzazione del software. La soluzione è indipendente dal processore e fornisce visibilità e analisi in laboratorio e quando i sistemi vengono implementati sul campo.

Eseguire il debug

Identifica e risolve errori e bug molto più velocemente rispetto all'utilizzo di soluzioni tradizionali solo software.

Ottimizza

Identifica la causa principale delle scarse prestazioni legate alla CPU, alla memoria e ad altri componenti SoC.

Distribuire

Monitora e raccoglie dati dai sistemi per analisi e ottimizzazione continue.

Caso di studio

Meta crea una soluzione di debug per gli acceleratori AI RISCV

Gli acceleratori di intelligenza artificiale basati su RISC-V hanno trasformato l'intelligenza artificiale, ma la loro crescente complessità rende difficile il debugging. Questa presentazione presenta come Tessent Embedded Analytics viene utilizzato in un framework completo ed efficiente di debugging e System-Level Test (SLT) per affrontare le sfide uniche associate agli acceleratori AI RISC-V. Questo framework offre una soluzione scalabile per il debug.

Un'immagine di un chip AI con un design a circuito stampato e un piccolo quadrato al centro.
Caso di studio

Come Picocom ottimizza i SoC e le reti 5G con Tessent

Ascolti Peter Claydon, presidente di Picocom, insieme a Gajinder Panesar di Siemens, spiegare come Tessent Embedded Analytics fornisca monitoraggio e approfondimenti non intrusivi utilizzati per ottimizzare i SoC per reti a piccole celle 5G di Picocom.

Studenti che lavorano al computer in un ambiente di laboratorio in aula

Kalray ottimizza un software complesso con Trace Encoder

Per affrontare le sfide di tracciamento e debug del loro complesso stack software, Kalray ha sfruttato il modulo IP Tessent Embedded Analytics Enhanced Trace Encoder di Siemens. L'uso da parte di Kalray di funzionalità integrate, come la previsione dei rami e la cache jump target, ha portato a un rapporto di compressione significativo, con conseguente ottimizzazione delle prestazioni dell'intero sistema.

Kalray ottimizza un software complesso con Tessent Enhanced Trace Encoder
Caso di studio

Come Seagate migliora il debug e l'ottimizzazione con Tessent

Ascolta Richard Bohn, direttore tecnico dello sviluppo IP avanzato presso Seagate Technology, descrivere alcune delle sfide di Seagate e come utilizzano i prodotti Tessent Embedded Analytics per migliorare il debug e l'ottimizzazione.

Immagine termica del circuito

Ridurre i tempi di convalida del SoC con Tessent

Tessent Embedded Analytics offre una visione olistica a livello di sistema dei comportamenti complessi all'interno dei SoC odierni. Trasforma i dati su chip in informazioni utilizzabili e si inserisce perfettamente in qualsiasi flusso di sviluppo SoC. Ascolti Geir Eide, direttore della gestione dei prodotti, parlare di come ridurre i tempi di convalida del SoC con Tessent Embedded Analytics.