Progettato per affrontare le sfide della convalida DFT
Gestisci in modo efficiente netlist o register-transfer level (RTL) su System-on-Chip (SoC) a chip completo per progetti di dimensioni fino a 40B di gate.
Che tu stia eseguendo un test strutturale tradizionale, un self-test integrato in memoria (MBIST) o un design for test più avanzato (DFT), formati come Parametric, caratterizzazione I/O e persino test funzionali, l'App Veloce DFT è in grado di gestire tutte le varie modalità di test DFT eseguite sui SoC di produzione
Mettiti in contatto con il nostro team di vendita 1-800-547-3000

L'app Veloce Design-for-Test (DFT) fornisce un approccio shift-left alla progettazione per la convalida del modello di test. L'App Veloce DFT è un flusso di convalida del pattern DFT ottimizzato per l'emulazione che è più veloce della simulazione software tradizionale. L'app DFT è compatibile con tutti i vari tipi di modelli di test eseguiti sull'ATE (apparecchiature di test automatizzate). L'App Veloce DFT è completamente compatibile con l'App Veloce Fault per misurare con precisione la copertura dei guasti o fornire una metrica di classificazione dei guasti funzionale. Viene utilizzato insieme all'App Veloce Power, alla profilazione della potenza e alla stima del modello per garantire un programma di produzione altamente robusto.
Gestisci in modo efficiente netlist o register-transfer level (RTL) su System-on-Chip (SoC) a chip completo per progetti di dimensioni fino a 40B di gate.
Veloce DFT supera la simulazione tradizionale di ordini di grandezza. In alcuni casi fino a 16K volte le prestazioni
L'App Veloce DFT supporta il formato di file STIL (Standard Test Interface Language) a livello di settore
Il numero di modelli di test che devono essere eseguiti per convalidare completamente un SoC costa tempo e denaro. Questi set di modelli di grandi dimensioni devono essere robusti e funzionanti durante il primo silicio, in modo da non compromettere il programma di consegna della produzione. Con l'App Veloce DFT e l'accelerazione basata sull'emulazione fino a 10.000 volte più veloce della simulazione software, è possibile stabilire un processo di convalida più formale per raggiungere obiettivi mirati.

Con Veloce DFT viene eseguita un'analisi strutturale del progetto per eliminare i fori di copertura nel programma di produzione. Una volta individuata questa serie di errori e creato uno stimolo, le app Veloce DFT e Fault automatizzano completamente il processo di esecuzione del test e di iniezione dei guasti in modo iterativo. La copertura dei guasti risultante può essere unita al database di copertura ATPG per la copertura del programma di test finale.

I metodi di test DFT strutturali aggiungono ulteriori logiche di test non funzionali nella progettazione, in cui le reti di alimentazione e il layout del progetto potrebbero non essere ottimizzati per questa logica aggiuntiva che porta a eventi di potenza, temperatura e velocità nei test che possono ridurre i rendimenti e influire sulle entrate del progetto. L'App Veloce DFT insieme all'App Veloce Power possono fornire una panoramica degli eventi e delle stime di potenza nelle prime fasi di progettazione e pianificazione.
