Sfide nell'implementazione digitale
La gestione della complessità di progettazione, degli obiettivi prestazioni/potenza/area e del time-to-market sono sfide cruciali nella moderna progettazione di SoC. La complessità delle regole di progettazione e le tempistiche di rispetto rendono la conclusione del progetto più impegnativa che mai e richiede un cambio di paradigma in termini di luogo e percorso.
Raggiungere la chiusura della RDC
L'uso estensivo della tecnologia a pattern multiplo, della litografia EUV e delle celle ad altezza mista complica il posizionamento e il routing. Per raggiungere efficacemente la chiusura della RDC sono necessarie modifiche fondamentali alla tecnologia dei luoghi e degli itinerari.
Fornire un PPA competitivo
Il mercato desidera circuiti integrati con il minor consumo energetico e le massime prestazioni. Le tecnologie di ottimizzazione all'avanguardia possono ridurre al minimo il consumo energetico, raggiungere gli obiettivi di tempistica e area e controllare i costi di sviluppo.
Riduzione dei tempi di chiusura
stima accurata dei tempi post-percorso è più difficile che mai con l'aumento della resistenza wire/via. Evita le iterazioni, migliora il PPA e riduci i tempi di chiusura aumentando la visibilità dettagliata del percorso nelle prime fasi del flusso.
Place-and-Route sta rivoluzionando il design dei circuiti integrati digitali
Tecnologia di implementazione PowerFirst
Ridurre il consumo energetico totale per le applicazioni sensibili all'alimentazione
Sintesi incentrata sui dettagli
Realizza una rapida chiusura del progetto e risolvi i problemi avanzati di resistività cablata e via cavo dei nodi
Certificato dalle principali fonderie
Certificato dalle principali fonderie tramite certificazioni a 4 nm e rapido aumento su 3 nm
Vi presentiamo Aprisa: Una soluzione software Place-and-Route
Le Aprisa La piattaforma place-and-route è una soluzione incentrata sui dettagli del percorso per le sfide della moderna implementazione di circuiti integrati digitali.