Skip to main content
Cette page est affichée à l'aide de traduction automatique. View in English instead?

Débogage intuitif

Veloce Visualizer App

Plateforme de vérification contextuelle, évolutive, rapide et intuitive pour tous les flux de vérification fonctionnelle tout au long du cycle de conception.


Contactez notre équipe commerciale 1-800-547-3000

Deux ingénieurs débogent une conception logicielle.

Pourquoi l'Veloce Visualizer App ?

Aujourd'hui, les conceptions sont plus complexes, avec des composants variés et des analyses requises telles que l'analogique, le numérique, l'alimentation, le DFT, la sûreté et la sécurité. Pour assurer la fidélité et la robustesse d'une telle conception, les ingénieurs de vérification doivent planifier le débogage très tôt. Selon l'étude de recherche Wilson de 2022, les ingénieurs de conception et de vérification passent 46 % du temps du projet à déboguer.

Visualizer est la plateforme de débogage de pointe adaptée aux défis de vérification fonctionnelle d'aujourd'hui. Avec la fusion transparente de toutes les fonctionnalités de débogage avancées et l'intégration des bancs de test UVM et de l'émulation Veloce, Visualizer offre un débogage haute performance pour les SoC au niveau bloc, IP et à puce complète.

  • Plateforme de débogage unifiée pour toutes les plateformes assistées par matériel telles que Veloce Strato, Veloce Primo, Veloce ProFPGA et la simulation
  • Architecture très rapide, haute capacité et évolutive pour prendre en charge de grandes ou très grandes conceptions.
  • Un moteur de débogage pour tous les besoins de débogage RTL, débogage des conceptions GLE, débogage testbench, débogage UVM, débogage SW, assertion, transactions, analyse de puissance et couverture fonctionnelle.
  • La richesse des fonctionnalités, les fenêtres intuitives et un jeu de couleurs riche facilitent le débogage, réduisent le temps de débogage et améliorent la productivité.

Fonctionnalités clés

Une solution

Visualizer est une plateforme de débogage pour tous les besoins de vérification fonctionnelle tels que HDL, testbench, analyse de couverture, analyse de puissance et débogage logiciel. Tout ce qui est utile se trouve dans un seul endroit et dans un environnement familier, ce qui améliore la qualité de la vérification et la productivité sans qu'aucun nouvel apprentissage ne soit requis.

Plusieurs ingénieurs débogent un système informatique.

Utilisation optimisée des ressources

À mesure que la taille de conception et la quantité de données de débogage augmentent, il est important de prendre en compte l'utilisation des ressources et l'expérience utilisateur. Visualizer a été conçu pour s'assurer que les différentes méthodologies fournies avec Visualizer ne surconsomment pas les ressources disponibles. Cette utilisation optimisée des ressources signifie que les machines avec des quantités substantielles de RAM ne sont pas nécessaires pour utiliser Visualizer.

Code informatique optimisé.

Conscient du contexte

Visualizer comprend le type de données traitées. En plus de fournir des fenêtres spécialisées qui sont spécifiques aux flux sensibles à l'alimentation, toutes les fenêtres existantes, telles que la fenêtre source, la fenêtre schématique, la fenêtre variable et la fenêtre de forme d'onde sont disponibles pour améliorer votre débogage.

Capture d'écran de Veloce Visualizer débogage un design.

Ressources connexes