HyperLynx Schematic Analysis poistaa manuaalisten kaavakatselmusten tarpeen ja parantaa työnkulun yleistä tehokkuutta tarjoamalla automaattisia kaavamakatsauksia samanaikaisesti suunnittelun kaappaamisen kanssa. Hyväksymällä ”oikean ensimmäisen kerran” suunnitteluprosessin HyperLynx Schematic Analysis vähentää kehitys-, testaus- ja takuukustannuksia ja eliminoi 50-70% kaavamaisten virheiden ja huonojen suunnittelukäytäntöjen aiheuttamista suunnittelun uudelleenpyöräytyksistä.
HyperLynx Schematic Analysis mahdollistaa kaikkien verkkojen täydellisen tarkastuksen kaaviossa käyttämällä laajaa älykästä mallikomponenttikirjastoa. Kaavamainen analyysi säästää suunnittelutiimeille satoja tunteja silmämääräistä tarkastusta ja laboratorion virheenkorjausaikaa analysoimalla kutakin verkkoa kaaviossa. Tämä analyysi suoritetaan nopeasti ennen kaavamaisen jäädytyksen virstanpylvästä, joten asettelu voi alkaa suurimmalla varmuudella ensimmäisen syötön onnistumisesta.
HyperLynx Schematic Analysis ei luota symbolikirjastoon, kuten alkuperäinen kaavatarkistaja tekisi; sen sijaan se ottaa kunkin komponentin valmistajan osanumeron suoraan luettelostasi ja viittaa toimittajan taulukoista rakennettuun kirjastoon löytääkseen ongelmia, kuten kondensaattorin vähentämisviat, virheelliset symbolit; puuttuvat vedot jne. Kaavamainen analyysi tunnistaa nämä ongelmat ilman aikaa vaativaa manuaalista työtä. Päätelähtö on kompakti graafinen esitys kriittisistä, vika- ja varoitustilanteista, joista voit siirtää anturin suoraan kaavioon ratkaistaksesi sen lennossa.
Kaavamainen analyysi suoritetaan rinnakkain suunnittelun kaappaamisen kanssa, ja virheet korostetaan suoraan kaaviossa. Se voidaan suorittaa myös elektronisille malleille sen jälkeen, kun ne on vapautettu markkinoille elektronisen suunnittelun laadun parantamiseksi, tuoton lisäämiseksi ja tuotteiden tuoton vähentämiseksi.
Keskeisten sääntöjen tarkistukset
- Täydellinen laajennettu nettovarmennus (sarjavastusten, kytkimien, AC-kytkimen kautta)
- Täysi monilevyn ja taustalevyn käyttöliittymän tarkistus
- IO-yhteensopivuuden tarkistukset enimmäis-, vähimmäis- ja logiikkakynnysten
- Osoite- ja tietoväylävirheet (MSB - LSB, väylän lähde jne.)
- Tarkistaa ulkoiset passiiviset vaatimukset
- Yhdistämättömät pakolliset nastat
- Teho-/maatason liitännän tarkistus
- Differentiaaliset liitettävyyden tarkistukset
- IO-verkkoyhteyden validointi (puuttuva ohjain/vastaanotin)
- Pin-toiminnon yhteensopivuustestit (nollaukset, I2C-vaihto jne.)
- Symbolien yhteensopimattomuus (taulukkoon)
- Kondensaattorit, vastukset ja diodit vähentävät
... Ja paljon muuta


