Skip to main content
Tämä sivu näytetään automaattisella käännöksellä. Näytä sen sijaan englanniksi?

FPGA-suunnittelu

Onko FPGA-suunnitteluvirtasi valmis uudelle suunnitteluluokalle, joka on suunnattu uusimpiin monimutkaisiin FPGA:ihin? Kamppailetko pistetyökalujen kanssa, jotka eivät toimi yhdessä? Pystytkö saavuttamaan QoR-tavoitteesi halutussa budjetissa? Voivatko PCB- ja FPGA-tiimisi tehdä yhteistyötä järjestelmän yleisten rajoitusten saavuttamiseksi?

Siemens EDA: n täydellinen FPGA-suunnitteluvirta

Siemens EDA: n FPGA-suunnitteluratkaisut tarjoavat integroidun FPGA-suunnittelun syötön, synteesin, todentamisen, vastaavuuden tarkistuksen ja piirilevyjen suunnittelualustan, joka nopeuttaa FPGA-suunnittelua luomisesta hallitukseen ja täyttää suunnittelun QoR-tavoitteet ja järjestelmärajoitusvaatimukset.

Vuokaavio, joka kuvaa Siemens FPGA -suunnitteluprosessia.
Trendit ja teknologia

Uusi luokka FPGA-suunnitteluja ja -menetelmiä

FPGA:ita käytetään yhä enemmän nopeasti kehittyvissä markkinasegmenteissä (kuten 5G, ML ja AI) ja turvallisuuskriittisissä/korkean luotettavuuden malleissa. Tämä malliluokka vaatii uudempien menetelmien, kuten HLS- tai SEE-lieventämisen, käyttöä. Lisäksi se asettaa haasteita näiden suurten mallien virheenkorjaukseen ja tarkistamiseen.

Turvallinen ja luotettava FPGA-suunnittelu

Turvallisuuskriittisissä malleissa Precision Hi-Rel tarjoaa vikasietoisia mekanismeja (havaitseminen, peittäminen, lieventäminen) vähentääkseen säteilyn, tärinän tai muiden ympäristöolosuhteiden aiheuttaman pehmeän virheen esiintymisen ja leviämisen todennäköisyyttä.

Nopeuta C++/SystemC-suunnittelua FPGA: lla

Tiukka integraatio ja parempi aritmeettinen operaattorin arviointi Catapultin ja Precision FPGA Synthesis -työkalun välillä ovat kriittisiä optimaalisen QoR: n ja nopeamman ajan saavuttamiseksi C++/SystemC-malleille.

Onko porttitason simulointi liian hidas?

Integrointi FormalPron ja Precision FPGA Synthesis -työkalun välillä varmistaa syntetisoidun porttitason verkkolistan suuruusluokkaa nopeamman todentamisen kultaisia RTL-malleja vastaan monimutkaisilla DSP- ja RAM-muistiilla.