Skip to main content
Esta página se muestra mediante traducción automática. ¿Deseas ver el contenido en inglés?

Diseño FPGA

¿Está preparado su flujo de diseño de FPGA para la nueva clase de diseños que se centran en las últimas FPGA complejas? ¿Tiene problemas con las herramientas puntuales que no funcionan juntas? ¿Es capaz de cumplir sus objetivos de control de calidad con el presupuesto deseado? ¿Pueden sus equipos de PCB y FPGA colaborar para cumplir con las restricciones generales del sistema?

Flujo completo de diseño de FPGA de Siemens EDA

Las soluciones de diseño de FPGA de Siemens EDA ofrecen una plataforma integrada de entrada, síntesis, verificación, comprobación de equivalencias y diseño de PCB de FPGA que acelera los diseños de FPGA desde la creación hasta la placa, cumpliendo los objetivos de QoR del diseño y los requisitos de restricción del sistema.

Un diagrama de flujo que ilustra el proceso de flujo de diseño de las FPGA de Siemens.
Tendencias y tecnología

Nueva clase de diseños y metodologías de FPGA

Las FPGA se utilizan cada vez más en segmentos de mercado en rápida evolución (como el 5G, el aprendizaje automático y la IA) y en diseños críticos para la seguridad y de alta fiabilidad. Esta clase de diseños requiere el uso de metodologías más nuevas, como la mitigación HLS o SEE. Además, plantea desafíos para depurar y verificar estos diseños grandes.

Diseño de FPGA seguro y fiable

Para los diseños críticos para la seguridad, Precision Hi-Rel proporciona mecanismos a prueba de fallos (detectar, enmascarar, mitigar) para reducir la probabilidad de que se produzcan y propaguen errores leves debido a la radiación, la vibración u otras condiciones ambientales.

Acelere el diseño de C++/SystemC en las FPGA

Una integración estrecha y una mejor estimación de los operadores aritméticos entre Catapult y la herramienta Precision FPGA Synthesis son fundamentales para lograr una QoR óptima y reducir el tiempo de diseño del cierre de los diseños de C++/SystemC.

¿La simulación a nivel de puerta es demasiado lenta?

La integración entre FormalPro y la herramienta Precision FPGA Synthesis garantiza una verificación mucho más rápida de la lista de redes sintetizada a nivel de puerta con diseños de RTL dorados con DSP y RAM complejos.