Skip to main content
Trang này được hiển thị bằng tính năng dịch tự động. Xem bằng tiếng Anh?

HyperLynx

HyperLynx Signal Integrity

HyperLynx là một giải pháp toàn vẹn tín hiệu (SI) hoàn chỉnh để khám phá trước bố cục kỹ thuật số tốc độ cao và xác minh sau bố cục. Giao diện tốc độ dữ liệu kép (DDR), kênh nối tiếp tốc độ cao và tín hiệu đa năng có thể được phân tích về các yêu cầu chất lượng tín hiệu và biên độ hoạt động.

Tầm quan trọng của tính toàn vẹn tín hiệu

Tính toàn vẹn tín hiệu là phân tích tương tự về hành vi chuyển mạch của tín hiệu kỹ thuật số tốc độ cao. Điều xác định xem tín hiệu có “tốc độ cao” hay không và nên được xem xét cho mục đích toàn vẹn tín hiệu không phải là tốc độ dữ liệu; đó là tốc độ cạnh của trình điều khiển đầu ra. Khi độ dài điện (độ trễ) của tín hiệu vượt quá 1/4 thời gian tăng của người lái, tín hiệu sẽ dễ gặp vấn đề với phản xạ và chuông nếu trở kháng không được quản lý cẩn thận. Đây là ngưỡng mà tính toàn vẹn tín hiệu trở nên quan trọng. Tín hiệu có tốc độ dữ liệu thấp vẫn có thể gặp vấn đề với tiếng chuông và phản xạ vì tính toàn vẹn của tín hiệu là về tốc độ cạnh chứ không phải tốc độ dữ liệu.

Trong bối cảnh đó, tốc độ dữ liệu tín hiệu tiếp tục tăng đáng kể, với tốc độ biên giảm để theo kịp. Trong khi đó, bảng mạch in (PCB) không trở nên nhỏ hơn, vì vậy các vấn đề về tính toàn vẹn tín hiệu đang trở nên phổ biến. 250ps là tốc độ cạnh đầu ra điển hình cho các thiết bị hiện đại; tại thời điểm này, các dấu vết dài hơn 0,375 inch nên được xem xét cho mục đích toàn vẹn tín hiệu. Nhu cầu xem xét tính toàn vẹn của tín hiệu là phổ biến trong thiết kế hiện đại.

Để giữ cho các nhiệm vụ của nhà thiết kế có thể quản lý được, nhiều giao diện thành phần dựa trên các tiêu chuẩn xác định cách các tín hiệu được kết nối và các đặc tính điện của chúng phải là gì. Bộ nhớ DDR và các giao thức liên kết nối tiếp như Ethernet là những ví dụ điển hình. Nếu dấu vết tín hiệu phù hợp với các thông số kỹ thuật này và các thành phần đáp ứng hoặc vượt quá các thông số kỹ thuật, giao diện nên công việc. Điều đó nói lên rằng, nhiều tiêu chuẩn giao diện chỉ định các đặc tính điện như trở kháng, tổn thất, nhiễu xuyên âm, độ nghiêng và lỗ mắt, đòi hỏi mô hình và mô phỏng chi tiết để dự đoán. HyperLynx SI là một giải pháp lý tưởng cho những vấn đề này.

Các ứng dụng toàn vẹn tín hiệu HyperLynx

HyperLynx cung cấp một bộ công cụ toàn diện của Signal Integrity giúp đơn giản hóa và tự động hóa phân tích toàn vẹn tín hiệu. Điều này làm cho các nhà thiết kế hệ thống dễ tiếp cận hơn với các nhà thiết kế hệ thống, từ đó giúp hợp lý hóa quy trình thiết kế của bạn và giảm khối lượng công việc của các chuyên gia SI chuyên dụng.

Select...

Phân tích giao diện DDR

HyperLynx cung cấp phân tích cấp giao diện đầy đủ cho bộ nhớ DDR3-5 và LPDDR3-5, mô phỏng và phân tích chất lượng tín hiệu và yêu cầu thời gian giữa các nhóm. Hiểu từng phiên bản của tiêu chuẩn Hiệp hội Công nghệ Trạng thái rắn (JEDEC) thay đổi quy trình phân tích và số liệu phân tích cho phù hợp. HyperLynx mô hình hóa tính toàn vẹn tín hiệu cụ thể của bộ điều khiển và hành vi thời gian như một phần của phân tích.

Mô phỏng thiết kế DDRx hiển thị mô phỏng PCB DDR4.

Xác minh lũy tiến

Phương pháp xác minh lũy tiến duy nhất của HyperLynx cho phép bạn tìm ra vấn đề nhanh hơn với ít nỗ lực hơn, cho phép bạn tận dụng tốt nhất các chuyên gia SI có giá trị của mình. Tìm hiểu cách phân tích tuân thủ cho phép bạn thực hiện phân tích mà không cần mô hình mô phỏng của nhà cung cấp và khám phá việc trích xuất mô hình kênh sau bố trí tự động của chúng tôi, đảm bảo tất cả các kênh nối tiếp trong thiết kế có thể được phân tích.

Tóm tắt phân tích tính toàn vẹn tín hiệu Xác minh tiến bộ HyperLynx

Trình chỉnh sửa ngăn xếp tích hợp

hyperlynx general PCB signal integrity stackup editor for signal integrity analysis

Mô hình hóa chính xác một ngăn xếp PCB là nền tảng của kết quả mô phỏng chính xác. Không phải tất cả các ngăn xếp đều được tạo ra như nhau; vật liệu, tính chất và kích thước chính xác được sử dụng để chế tạo bảng phải được chỉ định để kết quả mô phỏng phù hợp với PCB thực tế. Thông tin này thường không chính xác trong cơ sở dữ liệu PCB nhận được từ các nhà thiết kế bố cục và nó thường thay đổi khi một nhà chế tạo cụ thể được chọn để xây dựng bảng.

Trình chỉnh sửa ngăn xếp HyperLynx cho phép các nhà thiết kế quản lý dữ liệu xếp chồng để đảm bảo rằng nó phản ánh bảng khi nó sẽ được xây dựng. Họ có thể xem và chỉnh sửa các thuộc tính cho từng lớp một cách độc lập, chỉ định độ nhám bề mặt vạch và thay đổi hình học theo dõi do kết quả sản xuất. Trình chỉnh sửa ngăn xếp HyperLynx có thể nhập dữ liệu xếp chồng trực tiếp từ Z-Zero Z-Planner, cho phép các nhà thiết kế chọn vật liệu từ cơ sở dữ liệu vật liệu lớn và mô hình hóa các hiệu ứng của các sơ đồ lắp ráp bảng khác nhau.

Sản phẩm

Phân tích tính toàn vẹn tín hiệu

Câu hỏi thường gặp về HyperLynx SI