Được thiết kế để đáp ứng những thách thức của xác thực DFT
Xử lý hiệu quả mức netlist hoặc đăng ký-chuyển (RTL) ở hệ thống trên chip (SoC) đầy đủ chip cho kích thước thiết kế lên đến cổng 40B.
Cho dù bạn đang chạy thử nghiệm cấu trúc truyền thống, tự kiểm tra tích hợp bộ nhớ (MBIST) hoặc thiết kế nâng cao hơn cho thử nghiệm (DFT), các định dạng như Tham số, đặc tính I/O và thậm chí kiểm tra chức năng, Ứng dụng Veloce DFT có thể xử lý tất cả các chế độ kiểm tra DFT khác nhau được chạy trên SoC sản xuất
Liên hệ với đội ngũ bán hàng của chúng tôi 1-800-547-3000

Ứng dụng Veloce Design-for-Test (DFT) cung cấp cách tiếp cận chuyển sang trái để thiết kế để xác nhận mẫu thử nghiệm. Ứng dụng Veloce DFT là một quy trình xác thực mẫu DFT được tối ưu hóa mô phỏng nhanh hơn mô phỏng phần mềm truyền thống. Ứng dụng DFT tương thích với tất cả các loại mẫu thử nghiệm khác nhau chạy trên ATE (thiết bị kiểm tra tự động). Ứng dụng Veloce DFT hoàn toàn tương thích với Ứng dụng Veloce Fault để đo chính xác phạm vi bảo hiểm lỗi hoặc cung cấp số liệu phân loại lỗi chức năng. Nó được sử dụng kết hợp với Ứng dụng Veloce Power, lập hồ sơ sức mạnh và ước tính mẫu để đảm bảo một chương trình sản xuất mạnh mẽ.
Xử lý hiệu quả mức netlist hoặc đăng ký-chuyển (RTL) ở hệ thống trên chip (SoC) đầy đủ chip cho kích thước thiết kế lên đến cổng 40B.
Veloce DFT vượt trội hơn mô phỏng truyền thống theo thứ tự độ lớn. Trong một số trường hợp, hiệu suất gấp 16K
Ứng dụng Veloce DFT hỗ trợ định dạng tệp Ngôn ngữ Giao diện Kiểm tra Tiêu chuẩn (STIL) trên toàn ngành
Số lượng mẫu thử nghiệm phải được chạy để xác thực đầy đủ SoC tốn thời gian và tiền bạc. Những bộ mẫu lớn này phải mạnh mẽ và hoạt động trong quá trình silicon đầu tiên, vì vậy chúng không gây nguy hiểm cho lịch trình giao hàng sản xuất. Với Ứng dụng Veloce DFT và khả năng tăng tốc dựa trên mô phỏng nhanh hơn 10K lần so với mô phỏng phần mềm, quy trình xác thực chính thức hơn có thể được thiết lập để đạt được các mục tiêu được nhắm mục tiêu.

Với Veloce DFT, một phân tích cấu trúc của thiết kế được thực hiện để loại bỏ các lỗ hổng bảo hiểm trong chương trình sản xuất. Một khi tập hợp lỗi này được tìm thấy và một kích thích được tạo ra, Ứng dụng DFT và lỗi Veloce sẽ hoàn toàn tự động hóa quá trình chạy thử nghiệm và tiêm các lỗi theo kiểu lặp đi lặp lại. Phạm vi bảo hiểm lỗi kết quả có thể được hợp nhất với cơ sở dữ liệu phủ sóng ATPG cho phạm vi phủ sóng chương trình thử nghiệm cuối cùng.

Các phương pháp kiểm tra cấu trúc DFT bổ sung thêm logic chỉ thử nghiệm phi chức năng vào thiết kế, trong đó mạng điện và bố cục của thiết kế có thể không được tối ưu hóa cho logic bổ sung này dẫn đến các sự kiện năng lượng, nhiệt độ và tốc độ tại các thử nghiệm có thể làm giảm năng suất và tác động đến doanh thu của dự án. Ứng dụng Veloce DFT cùng với Ứng dụng Veloce Power có thể cung cấp thông tin chi tiết về các sự kiện điện và ước tính sớm trong thiết kế và lập kế hoạch.
