Skip to main content
Bu sayfa, otomatik çeviri yardımıyla görüntülenmektedir. İngilizce olarak görüntülenmesini ister misiniz?

FPGA Tasarımı

FPGA tasarım akışınız en son karmaşık FPGA'ları hedefleyen yeni tasarım sınıfı için hazır mı? Birlikte çalışmayan nokta araçlarıyla mücadele ediyor musunuz? QoR hedeflerinizi istediğiniz bütçede karşılayabiliyor musunuz? PCB ve FPGA ekipleriniz genel sistem kısıtlamalarına ulaşmak için işbirliği yapabilir mi?

Siemens EDA'nın eksiksiz FPGA tasarım akışı

Siemens EDA'nın FPGA tasarım çözümleri, FPGA tasarımlarını oluşturmadan panoya hızlandıran, tasarım QoR hedeflerini ve sistem kısıtlama gereksinimlerini karşılayan entegre bir FPGA tasarım girişi, sentezi, doğrulama, denklik kontrolü ve PCB tasarım platformu sunar.

Siemens FPGA tasarım akış sürecini gösteren bir akış şeması.
Trendler ve Teknoloji

FPGA Tasarımları ve Metodolojilerinin Yeni Sınıfı

FPGA'lar hızla gelişen pazar segmentlerinde (5G, ML ve AI gibi) ve güvenlik açısından kritik/yüksek güvenilirlik tasarımlarında giderek daha fazla kullanılmaktadır. Bu tasarım sınıfı, HLS veya SEE azaltma gibi daha yeni metodolojilerin kullanılmasını gerektirir. Ek olarak, bu büyük tasarımlarda hata ayıklamak ve doğrulamak zorluklar doğurur.

Güvenli ve Güvenilir FPGA Tasarımı

Güvenlik açısından kritik tasarımlar için Precision Hi-Rel, radyasyon, titreşim veya diğer çevresel koşullar nedeniyle yumuşak hata oluşma ve yayılma olasılığını azaltmak için arıza korumalı mekanizmalar (algılama, maskeleme, azaltma) sağlar.

FPGA'larda C++/SystemC Tasarımını Hızlandırın

Catapult ve Precision FPGA Synthesis aracı arasındaki sıkı entegrasyon ve daha iyi aritmetik operatör tahmini, C++/SystemC tasarımları için optimum QoR ve daha hızlı tasarım kapatma süresinin elde edilmesinde kritik öneme sahiptir.

Kapı Seviyesi Simülasyonu Çok Yavaş mı?

FormalPro ve Precision FPGA Synthesis aracı arasındaki entegrasyon, karmaşık DSP ve RAM'lerle altın RTL tasarımlarına karşı sentezlenmiş geçit seviyesi netlistinin çok daha hızlı doğrulanmasını sağlar.