DFT doğrulamasının zorluklarını karşılamak için tasarlanmıştır
40B kapılara kadar tasarım boyutları için tam çipli Chip Üzerinde Sistem (SoC) netlist veya kayıt aktarım seviyesini (RTL) verimli bir şekilde yönetin.
İster geleneksel bir yapısal test, ister bellek yerleşik otomatik testi (MBIST) veya test için daha gelişmiş tasarım (DFT), Parametrik, G/Ç karakterizasyonu ve hatta işlevsel test gibi formatlar çalıştırıyor olun, Veloce DFT App, üretim SoC'lerinde çalıştırılan çeşitli DFT test modlarının tümünü işleyebilir
Satış ekibimizle iletişime geçin 1-800-547-3000

Veloce Design-for-Test (DFT) Uygulaması, test kalıbı doğrulaması için tasarım için kaydırma-sola bir yaklaşım sağlar. Veloce DFT Uygulaması, geleneksel yazılım simülasyonundan daha hızlı olan, emülasyon için optimize edilmiş bir DFT desen doğrulama akışıdır. DFT Uygulaması, ATE (otomatik test ekipmanı) üzerinde çalışan tüm çeşitli test kalıpları türleriyle uyumludur. Veloce DFT Uygulaması, arıza kapsamını doğru bir şekilde ölçmek veya işlevsel bir hata derecelendirme metriği sağlamak için Veloce Fault Uygulaması ile tamamen uyumludur. Son derece sağlam bir üretim programı sağlamak için Veloce Power App, güç profili oluşturma ve modelin tahmini ile birlikte kullanılır.
40B kapılara kadar tasarım boyutları için tam çipli Chip Üzerinde Sistem (SoC) netlist veya kayıt aktarım seviyesini (RTL) verimli bir şekilde yönetin.
Veloce DFT, geleneksel simülasyondan büyüklük derecelerine göre daha iyi performans gösterir. Bazı durumlarda performansın 16K katına kadar
Veloce DFT App, endüstri çapında Standart Test Arayüzü Dili (STIL) dosya biçimini destekler
Bir SoC'yi tam olarak doğrulamak için çalıştırılması gereken test kalıplarının sayısı zaman ve paraya mal olur. Bu büyük desen setleri sağlam olmalı ve ilk silikon sırasında çalışmalıdır, böylece üretim teslimat programını tehlikeye atmazlar. Veloce DFT App ve yazılım simülasyonundan 10 bin kat daha hızlı emülasyon tabanlı hızlanma ile, hedeflenen hedeflere ulaşmak için daha resmi bir doğrulama süreci oluşturulabilir.

Veloce DFT ile üretim programındaki kapsama deliklerini köklendirmek için tasarımın yapısal bir analizi yapılır. Bu hata kümesi bulunduktan ve bir uyaran oluşturulduktan sonra, Veloce DFT ve Fault Apps, testi çalıştırma ve hataları yinelemeli bir şekilde enjekte etme sürecini tamamen otomatikleştirir. Ortaya çıkan arıza kapsamı, nihai test programı kapsamı için ATPG kapsama veritabanı ile birleştirilebilir.

Yapısal DFT test yöntemleri, güç ağları ve tasarımın düzeninin bu ekstra mantık için optimize edilemeyebileceği, testlerde verimi azaltabilecek ve proje gelirini etkileyebilecek güç, sıcaklık ve hız olaylarına yol açan, tasarıma ekstra işlevsel olmayan yalnızca test mantığı ekler. Veloce DFT Uygulaması ile birlikte Veloce Power App, tasarım ve planlamanın başlarında güç olayları ve tahminleri hakkında fikir verebilir.
