Utformad för att möta utmaningarna med DFT-validering
Hantera effektivt netlist eller registeröverföringsnivå (RTL) vid full-chip System-on-Chip (SoC) för designstorlekar upp till 40B-grindar.
Oavsett om du kör ett traditionellt strukturellt test, minnesinbyggt självtest (MBIST) eller mer avancerad design för test (DFT), format som parametrisk, I/O-karakterisering och till och med funktionstest, kan Veloce DFT App hantera alla olika DFT-testlägen som körs på produktionsSoC: er
Kontakta vårt säljteam 1-800-547-3000

Veloce Design-for-Test (DFT) App ger ett skift-vänster-tillvägagångssätt för design för testmönstervalidering. Veloce DFT App är ett emuleringsoptimerat DFT-mönstervalideringsflöde som är snabbare än traditionell mjukvarusimulering. DFT-appen är kompatibel med alla olika typer av testmönster som körs på ATE (automatiserad testutrustning). Veloce DFT App är helt kompatibel med Veloce Fault App för att noggrant mäta feltäckningen eller tillhandahålla ett funktionellt felklassificeringsmått. Den används tillsammans med Veloce Power App, effektprofilering och uppskattning av mönstret för att säkerställa ett mycket robust produktionsprogram.
Hantera effektivt netlist eller registeröverföringsnivå (RTL) vid full-chip System-on-Chip (SoC) för designstorlekar upp till 40B-grindar.
Veloce DFT överträffar traditionell simulering med storleksordningar. I vissa fall så mycket som 16K gånger prestandan
Veloce DFT App stöder branschövergripande filformat Standard Test Interface Language (STIL)
Antalet testmönster som måste köras för att fullständigt validera en SoC kostar tid och pengar. Dessa stora mönsteruppsättningar måste vara robusta och fungera under första kisel, så att de inte äventyrar produktionsleveransschemat. Med Veloce DFT App och emuleringsbaserad acceleration upp till 10 000 gånger snabbare än mjukvarusimulering kan en mer formell valideringsprocess upprättas för att uppnå riktade mål.

Med Veloce DFT utförs en strukturell analys av konstruktionen för att utrota täckningshål i produktionsprogrammet. När denna uppsättning fel har hittats och en stimuli skapas, automatiserar Veloce DFT och Fault Apps processen att köra testet och injicera felen på ett iterativt sätt. Den resulterande feltäckningen kan slås samman med ATPG-täckningsdatabasen för slutlig testprogramtäckning.

Strukturella DFT-testmetoder lägger till extra icke-funktionell testlogik i designen, där kraftnät och utformningen av designen kanske inte optimeras för denna extra logik som leder till effekt-, temperatur- och hastighetshändelser vid tester som kan minska avkastningen och påverka projektintäkterna. Veloce DFT App tillsammans med Veloce Power App kan ge en inblick i effekthändelser och uppskattningar tidigt i design och planering.
