Innovativ kontextmedveten SPICE-simulering förbättrar elektrostatisk urladdningsanalys för stora konstruktioner
Med den växande komplexiteten, ökningen av transistorantalet och krympande dimensioner av IC, har ESD-verifiering visat sig vara en betydande utmaning vid avancerade noder. Traditionell ESD-verifiering med parasitisk extraktion följt av simuleringsprogram med SPICE (Integrated Circuit Betoning) -simulering kämpar för att exakt modellera kretsarnas dynamiska beteende i stora konstruktioner och för att ge simuleringsresultat i praktiska körtider på stort block eller full chipnivå. Calibre PERC kontextmedvetna SPICE-simulering samlar det bästa av både de statiska och dynamiska metoderna, kombinerar den fysiska layouten för en komponent med dess elektriska implementering och analyserar den informationen för att utvärdera ESD-robustheten. Detta kontextmedvetna SPICE-simuleringsflöde gör det möjligt för designers att uppnå exakt ESD-analys för de största konstruktionerna vid alla processnoder.

