HyperLynx Schematic Analysis odpravlja potrebo po ročnih shematičnih pregledih in povečuje splošno učinkovitost poteka dela z zagotavljanjem avtomatiziranih shematskih pregledov vzporedno z zajemanjem zasnove. S sprejetjem »pravega prvega toka« načrtovanja HyperLynx Schematic Analysis zmanjšuje stroške razvoja, testiranja in garancije ter odpravlja 50-70% ponovitev načrtovanja, ki jih povzročajo shematične napake in slabe prakse oblikovanja.
HyperLynx Schematic Analysis omogoča popoln pregled vseh mrež na shemi z uporabo obsežne knjižnice komponent inteligentnih modelov. Shematska analiza prihrani oblikovalskim skupinam na stotine ur vizualnega pregleda in časa za odpravljanje napak v laboratoriju z analizo vsake mreže znotraj sheme. Ta analiza se izvede hitro pred vašim shematičnim mejnikom zamrznitve, tako da se lahko postavitev začne z največjo zaupanjem v uspeh prvega prehoda.
HyperLynx Schematic Analysis se ne zanaša na knjižnico simbolov kot izvorni preverjevalec shem; namesto tega vzame proizvajalčevo številko dela vsake komponente neposredno iz vašega lista materialov in se sklicuje na knjižnico, sestavljeno iz podatkovnih listov prodajalcev, za odkrivanje težav, kot so napake zmanjšanja kondenzatorjev, napačni simboli, manjkajoči potezi itd. Shematska analiza identificira te težave brez časovno intenzivnega ročnega napora. Končni izhod je kompakten grafični prikaz kritičnih, napak in opozorilnih situacij, iz katerih lahko sondo prečkate neposredno v shemo, da jo rešite v letu.
Shematska analiza se izvaja vzporedno z zajemanjem načrta, pri čemer napake so poudarjene neposredno v shemi. Izvaja se lahko tudi na elektronskih modelih po tem, ko so bili izdani na trg, da bi izboljšali kakovost elektronskega oblikovanja, povečali donos in zmanjšali donos izdelkov.
Preverjanje ključnih pravil
- Popolno razširjeno preverjanje mreže (prek serijskih uporov, stikal, izmenične sklopke)
- Popolno preverjanje vmesnika z več plošči in hrbtnimi ploščami
- Preverjanje združljivosti IO za najvišje, najmanjše in logične prage
- Napake naslova in podatkovnega vodila (MSB v LSB, vir vodila itd.)
- Preveri zunanje pasivne zahteve
- Nepovezana obvezna identifikacija zatičev
- Preverjanje povezave z močnostno-ozemljitveno ravnino
- Preverjanje diferencialne povezljivosti
- Preverjanje povezljivosti IO omrežja (manjka gonilnik/sprejemnik)
- Preskusi združljivosti funkcij zatičev (ponastavitve, zamenjava I2C itd.)
- Neusklajenost simbolov (s podatkovnim listom)
- Odstranjevalni kondenzatorji, upori in diode
... In še veliko več


