Skip to main content
Ta stran je prikazana z avtomatskim prevajanjem. Namesto tega glej v angleščini?

Oblikovanje FPGA

Ali je vaš FPGA oblikovalski tok pripravljen za nov razred modelov, ki ciljajo na najnovejše kompleksne FPGA? Se soočate s točkovnimi orodji, ki ne delujejo skupaj? Ali lahko dosežete svoje cilje QoR v želenem proračunu? Ali lahko vaše ekipe PCB in FPGA sodelujejo pri doseganju splošnih sistemskih omejitev?

Celoten tok oblikovanja FPGA podjetja Siemens EDA

Oblikovalske rešitve FPGA podjetja Siemens EDA zagotavljajo integrirano platformo za vnos zasnove FPGA, sintezo, preverjanje enakovrednosti in platformo za oblikovanje PCB, ki pospešuje zasnove FPGA od ustvarjanja do plošče, izpolnjuje cilje oblikovanja QoR in zahteve glede sistemskih omejitev.

Diagram poteka, ki ponazarja postopek oblikovanja Siemens FPGA.
Trendi in tehnologija

Nov razred modelov in metodologij FPGA

FPGA se vse pogosteje uporabljajo v hitro razvijajočih se tržnih segmentih (kot so 5G, ML in AI) ter varnostno kritičnih/visoko zanesljivih zasnovah. Ta razred modelov zahteva uporabo novejših metodologij, kot sta ublažitev HLS ali SEE. Poleg tega predstavlja izzive za odpravljanje napak in preverjanje teh velikih modelov.

Varna in zanesljiva zasnova FPGA

Za varnostno kritične zasnove zagotavlja Precision Hi-Rel mehanizme za varnost (zaznavanje, maskiranje, ublažitev) za zmanjšanje verjetnosti pojavljanja in širjenja mehkih napak zaradi sevanja, vibracij ali drugih okoljskih razmer.

Pospešite oblikovanje C ++/SystemC na FPGA

Tesna integracija in boljša ocena aritmetičnega operaterja med orodjem Catapult in Precision FPGA Synthesis sta ključnega pomena za doseganje optimalnega QoR in hitrejšega časa za načrtovanje zapiranja za modele C++/SystemC.

Je simulacija na ravni vrat prepočasna?

Integracija med FormalPro in orodjem Precision FPGA Synthesis zagotavlja hitrejše preverjanje sintetiziranega mrežnega lista na ravni vrat glede na zlate zasnove RTL s kompleksnimi DSP in RAM-ovi.