C++/SystemC Synthesis
Celovit pretok HLS, ki uporablja C++ ali SystemC kot vhod za načrtovanje in optimalno cilja na implementacije ASIC, eFPGA ali FPGA, nastavljene za frekvenčno in ciljno tehnologijo.
Catapult ima najširši portfelj rešitev za oblikovanje strojne opreme za C++ in sistemsko sintezo na visoki ravni (HLS). Catapultov fizično ozaveščen način Multi-VT z oceno in optimizacijo nizke porabe ter vrsto vodilnih rešitev za preverjanje naredi Catapult HLS več kot le od »C do RTL«.
zadnjih nekaj letih je prišlo do eksplozije pri sprejetju HLS za oblikovanje čipov, ki jo je povzročila vse večja zapletenost oblikovanja in preverjanja ter čas za tržne pritiske. Catapult HLS omogoča oblikovalcem, da svoje čipe hitreje prenesejo na trg s skrajšanjem celotnega poteka zasnove in preverjanja.
itve Catapult High-Level Synthesis zagotavljajo podporo za jezik C ++ in SystemC, neodvisnost FPGA in ASIC, oceno in optimizacijo moči ASIC ter najnovejšo fizično ozaveščeno področje več VT in optimizacijo zmogljivosti za dvig vaših modelov.
Pospešite pretok preverjanja na visoki ravni (HLV) z znanimi in zaupanja vrednimi metodami s pomočjo platforme Catapult HLV. Zmanjšajte celoten čas in stroške preverjanja SoC za do 80% z uporabo preverjanja zasnove na visoki ravni, kode/funkcionalne pokritosti ter statičnih in formalnih metod.
gotovite, kako vam platforma za sintezo in preverjanje na visoki ravni Catapult omogoča, da naredite več in to naredite bolje. Preberite več o AI/ML, globokem učenju, računalniškem vidu, komunikacijah, videu in še več. Siemensova orodja za sintezo in preverjanje na visoki ravni (HLS in HLV) zagotavljajo konkurenčno prednost, ki jo potrebujete.
