Schematická analýza HyperLynx eliminuje potrebu manuálnych schematických recenzií a zvyšuje celkovú efektívnosť pracovných postupov poskytovaním automatizovaných schematických recenzií paralelne so snímaním dizajnu. Schematická analýza HyperLynx tým, že prijme „správny prvýkrát“ návrhový tok, znižuje náklady na vývoj, testovanie a záruku, čím eliminuje 50-70% návrhov návrhov spôsobených schematickými chybami a zlými postupmi dizajnu.
HyperLynx Schematic Analysis umožňuje úplnú kontrolu všetkých sietí na schéme pomocou rozsiahlej knižnice inteligentných komponentov modelu. Schematická analýza šetrí dizajnérskym tímom stovky hodín vizuálnej kontroly a času ladenia v laboratóriu analýzou každej siete v rámci schémy. Táto analýza sa vykoná rýchlo pred vaším schémovým míľnikom zmrazenia, takže rozloženie môže začať s najvyššou istotou úspechu prvého prechodu.
HyperLynx Schematic Analysis sa nespolieha na knižnicu symbolov ako natívna kontrola schém; namiesto toho odoberá číslo výrobcu jednotlivých komponentov priamo z vášho listu materiálov a odkazuje na knižnicu vytvorenú z dátových listov dodávateľa, aby našli problémy ako poruchy zníženia kondenzátorov, nesprávne symboly, chýbajúce výstupy atď. Schematická analýza identifikuje tieto problémy bez potreby časovo náročného manuálneho úsilia. Koncový výstup je kompaktné grafické znázornenie kritických, defektových a varovných situácií, z ktorých môžete sondu prejsť priamo do schémy, aby ste ju vyriešili za behu.
Schematická analýza sa vykonáva paralelne so zachytením návrhu, pričom chyby sú zvýraznené priamo v schéme. Môže sa vykonať aj na elektronických dizajnoch po ich uvedení na trh s cieľom zlepšiť kvalitu elektronického dizajnu, zvýšiť výnos a znížiť návratnosť výrobkov.
Kontroly kľúčových pravidiel
- Kompletné rozšírené overenie siete (prostredníctvom sériových odporov, spínačov, striedavého spojky)
- Úplné overenie rozhrania viacerých dosiek a zadných plošín
- Kontroly kompatibility IO pre maximálne, minimálne a logické prahové hodnoty
- Chyby adresy a dátovej zbernice (MSB až LSB, zdroj zbernice atď.)
- Overuje externé pasívne požiadavky
- Neprepojená povinná identifikácia pinov
- Overenie pripojenia napájania/zemnej roviny
- Diferenciálne kontroly konektivity
- Validácia pripojenia siete IO (chýba ovládač/prijímač)
- Testy kompatibility funkcií pinov (resetovanie, výmena I2C atď.)
- Nesúlad symbolov (s údajovým údajom)
- Zníženie kondenzátorov, odporov a diód
... A mnoho ďalších


