Skip to main content
Táto stránka sa zobrazuje použitím automatického prekladu. Zobraziť namiesto toho v Angličtine?

FPGA dizajn

Je váš návrhový tok FPGA pripravený na novú triedu návrhov zameraných na najnovšie komplexné FPGA? Bojíte s bodovými nástrojmi, ktoré nefungujú spoločne? Dokážete splniť svoje ciele QoR v požadovanom rozpočte? Môžu vaše tímy PCB a FPGA spolupracovať na dosiahnutí celkových systémových obmedzení?

Kompletný tok dizajnu FPGA spoločnosti Siemens EDA

Dizajnové riešenia FPGA spoločnosti Siemens EDA poskytujú integrovaný vstup dizajnu FPGA, syntézu, overovanie, kontrolu ekvivalencie a platformu návrhu PCB, ktorá urýchľuje návrhy FPGA od vytvorenia po dosku, spĺňajúc ciele dizajnu QoR a požiadavky na systémové obmedzenia.

Vývojový diagram ilustrujúci proces návrhu FPGA spoločnosti Siemens.
Trendy a technológie

Nová trieda návrhov a metodík FPGA

FPGA sa čoraz viac používajú v rýchlo sa rozvíjajúcich segmentoch trhu (ako sú 5G, ML a AI) a v dizajnoch kritických pre bezpečnosť/vysoko spoľahlivých. Táto trieda návrhov vyžaduje použitie novších metodík, ako je zmierňovanie HLS alebo SEE. Okrem toho predstavuje výzvu na ladenie a overenie týchto veľkých návrhov.

Bezpečný a spoľahlivý dizajn FPGA

Pre konštrukcie kritické pre bezpečnosť poskytuje Precision Hi-Rel mechanizmy bezpečné pre poruchy (detekcia, maskovanie, zmierňovanie) na zníženie pravdepodobnosti výskytu a šírenia mäkkých chýb v dôsledku žiarenia, vibrácií alebo iných podmienok prostredia.

Urýchlite návrh C++/SystemC na FPGA

Úzka integrácia a lepší odhad aritmetického operátora medzi nástrojom Catapult a Precision FPGA Synthesis nástrojom sú rozhodujúce pri dosahovaní optimálneho QoR a rýchlejšieho času na návrh uzavretia pre návrhy C++/SystemC.

Je simulácia na úrovni brány príliš pomalá?

Integrácia medzi nástrojom FormalPro a Precision FPGA Synthesis nástroj zaisťuje rádovo rýchlejšie overovanie syntetizovanej siete na úrovni brány oproti zlatým návrhom RTL s komplexnými DSP a RAM.