A HyperLynx Schematic Analysis elimina a necessidade de revisões esquemáticas manuais e aumenta a eficiência geral do fluxo de trabalho, fornecendo revisões esquemáticas automatizadas em paralelo com a captura do projeto. Ao adotar um fluxo de design “certo pela primeira vez”, a HyperLynx Schematic Analysis reduz os custos de desenvolvimento, teste e garantia, eliminando 50-70% das respins do projeto causadas por erros esquemáticos e práticas de design inadequadas.
A HyperLynx Schematic Analysis permite a inspeção completa de todas as redes num esquema usando uma extensa biblioteca de componentes de modelo inteligente. A análise esquemática poupa às equipas de design centenas de horas de inspeção visual e tempo de depuração de laboratório, analisando cada rede dentro de um esquema. Esta análise é executada rapidamente antes do seu marco de congelamento esquemático, de modo que o layout pode começar com a maior confiança de sucesso na primeira passagem.
A HyperLynx Schematic Analysis não depende de uma biblioteca de símbolos como um verificador esquemático nativo; em vez disso, pega o número de peça do fabricante de cada componente diretamente da sua Lista de Materiais e faz referência a uma biblioteca construída a partir de folhas de dados do fornecedor para encontrar problemas como falhas de redução de capacitores; símbolos incorretos; pulações ausentes; etc. A Análise esquemática identifica esses problemas sem a necessidade de esforço manual intensivo. A saída final é uma representação gráfica compacta de situações críticas, de defeito e de aviso a partir das quais pode cruzar a sonda diretamente para o esquema para resolver em tempo real.
A análise esquemática é realizada em paralelo com a captura do projeto, com erros destacados diretamente no esquema. Também pode ser executado em designs eletrónicos depois de terem sido lançados no mercado para melhorar a qualidade do design eletrónico, aumentar o rendimento e diminuir o retorno do produto.
Verificações de regra chave
- Verificação de rede alargada completa (através de resistores em série, interruptores, acoplamento CA)
- Verificação completa da interface multi-placa e backplane
- Verifica a compatibilidade IO para limites máximos, mínimos e lógicos
- Endereço e erros do autocarro de dados (MSB para LSB, fonte do autocarro, etc.)
- Verifica requisitos passivos externos
- Identificação de pinos obrigatórios desconectados
- Verificação de conexão de avião de energia/terra
- Verificações de conectividade diferencial
- Validação da conectividade IO net (falta de condutor/receptor)
- Testes de compatibilidade da função Pin (redefinições, troca I2C, etc.)
- Incompatibilidade de símbolos (para ficha técnica)
- Condensadores, resistores e diodos redutores
... E muito mais


